hdlC控制接收数据开始标志7E和去零模块,用于FPGA与E1相接,Verilog hdl语言编写
标签: hdlC 控制 接收 数据
上传时间: 2016-08-17
上传用户:xauthu
关于SOC片上总线的文章,值得看看,尤其是写hdl代码的
标签: SOC 片上总线
上传用户:标点符号
(2,1,9)卷积编解码器,译码部分采用Vitebi译码算法,设计使用Verilog hdl语言,在Modelsim平台下仿真通过
标签: 卷积 编解码器
上传时间: 2013-12-17
上传用户:hphh
基于FPGA的电子密码锁的设计,内有Verilog hdl源码和各仿真图像
标签: FPGA 电子密码锁
上传时间: 2016-09-06
上传用户:chens000
介绍了光纤光栅感温火灾探测系统的应用原 理,并重点阐述了用CPLD 设计虚拟MC14499 器件模 块,给出并解释了用Verilog hdl 语言实现的部分程 序和仿真测试结果。
标签: 光纤光栅 火灾探测
上传时间: 2014-01-02
上传用户:sammi
I2C控制器的源代码,Verilog hdl语言编写,可以直接调用
标签: I2C 控制器 源代码
上传时间: 2016-10-03
上传用户:youke111
*** *** ***OC_I2C_Master使用说明*** *** ***** 使用步骤:1.将OC_I2C_Master文件夹拷贝到安装盘\altera\kits\nios2\components目录下。 之后重新打开SOPC Builder,在可用元件列表的DeviceSOPC组中将出现OC_I2C_Master 元件,即可像其它Altera外设元件一样添加和使用。 2.hdl文件夹中包含有描述i2c逻辑的硬件描述文件,不能删除。 3.HAL文件夹包含硬件抽象层所需的文件(即驱动),不能删除。 4.inc文件夹包含有定义底层硬件的C语言头文件,不能删除. 5.I2C_doc文件夹下有关于该元件的开发文档。
标签: C_Master OC_I ios2components alterakits
上传时间: 2016-10-16
上传用户:坏坏的华仔
主要介绍了等精度频率测量原理,该原理具有在整个测试频段内保持高精度频率 测量的优点 同时在该原理基础上,采用了Verilog hdl语言设计了高速的等精度测频 模块,并且利用EDA开发平台QUARTUS11 3 .0对CPLD芯片进行写人,实现了计数等 主要逻辑功能 还使用C语言设计了该等精度频率计的主控程序以提高测量精度。本设 计实现了对频率变化范围较大的信号进行频率测量,能够满足高速度、高精度的测频要 求。
标签: 等精度 测量原理 频率
上传时间: 2016-11-07
上传用户:wanqunsheng
设计与验证Verilog_实例,经典的hdl书籍,强烈推荐
标签: Verilog
上传用户:jackgao
在SOPC下制作自定义部件(PWM发生器)的源程序,包括硬件描述hdl文件和驱动程序文件
标签: SOPC PWM 自定义 发生器
上传时间: 2014-01-20
上传用户:cmc_68289287