⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 hdlc.fit.rpt

📁 该工程是基于verilog hdl 语言编写的帧传输协议HDLC帧的发送端代码
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 65       ; 73         ; 3        ; en3            ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 66       ; 75         ; 3        ; GND+           ;        ;              ;         ; Row I/O    ;                 ;
; 67       ; 77         ; 3        ; #TDI           ; input  ;              ;         ; --         ;                 ;
; 68       ; 78         ; 3        ; en2            ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 69       ; 79         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 70       ; 80         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 71       ; 81         ; 3        ; clkout         ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 72       ; 82         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 73       ; 84         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 74       ; 87         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 75       ; 88         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 76       ; 89         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 77       ; 90         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 78       ; 93         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 79       ; 94         ; 2        ; sel2           ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 80       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; 81       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 82       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; 83       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 84       ; 95         ; 2        ; reset1         ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; 85       ; 96         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 86       ; 99         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 87       ; 100        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 88       ; 101        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 89       ; 105        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 90       ; 106        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 91       ; 109        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 92       ; 110        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 93       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; 94       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 95       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; 96       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 97       ; 111        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 98       ; 112        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 99       ; 115        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 100      ; 116        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; LVTTL               ; 10 pF ; Not Available                      ;
; LVCMOS              ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2)                       ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                        ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name    ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------------------+
; |hdlc                      ; 123 (1)     ; 62           ; 0           ; 17   ; 0            ; 61 (1)       ; 2 (0)             ; 60 (0)           ; 11 (0)          ; |hdlc                  ;
;    |control:control1|      ; 47 (47)     ; 18           ; 0           ; 0    ; 0            ; 29 (29)      ; 1 (1)             ; 17 (17)          ; 0 (0)           ; |hdlc|control:control1 ;
;    |flag1:flag11|          ; 4 (4)       ; 4            ; 0           ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 3 (3)            ; 0 (0)           ; |hdlc|flag1:flag11     ;
;    |free:free1|            ; 9 (9)       ; 5            ; 0           ; 0    ; 0            ; 4 (4)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; |hdlc|free:free1       ;
;    |mux3:mux|              ; 2 (2)       ; 0            ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |hdlc|mux3:mux         ;
;    |shift32:shift|         ; 60 (60)     ; 35           ; 0           ; 0    ; 0            ; 25 (25)      ; 0 (0)             ; 35 (35)          ; 11 (11)         ; |hdlc|shift32:shift    ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+---------------------------------------------------------------------------------+
; Delay Chain Summary                                                             ;
+--------+----------+---------------+---------------+-----------------------+-----+
; Name   ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+--------+----------+---------------+---------------+-----------------------+-----+
; ept    ; Input    ; ON            ; ON            ; --                    ; --  ;
; clk    ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; reset1 ; Input    ; ON            ; ON            ; --                    ; --  ;
; dout   ; Output   ; --            ; --            ; --                    ; --  ;
; dout1  ; Output   ; --            ; --            ; --                    ; --  ;
; dout2  ; Output   ; --            ; --            ; --                    ; --  ;
; dout3  ; Output   ; --            ; --            ; --                    ; --  ;
; dout4  ; Output   ; --            ; --            ; --                    ; --  ;
; din    ; Output   ; --            ; --            ; --                    ; --  ;
; flag   ; Output   ; --            ; --            ; --                    ; --  ;
; en1    ; Output   ; --            ; --            ; --                    ; --  ;
; en2    ; Output   ; --            ; --            ; --                    ; --  ;
; en3    ; Output   ; --            ; --            ; --                    ; --  ;
; sel1   ; Output   ; --            ; --            ; --                    ; --  ;
; sel2   ; Output   ; --            ; --            ; --                    ; --  ;
; sel3   ; Output   ; --            ; --            ; --                    ; --  ;
; clkout ; Output   ; --            ; --            ; --                    ; --  ;
+--------+----------+---------------+---------------+-----------------------+-----+


+---------------------------------------------------------------------+
; Pad To Core Delay Chain Fanout                                      ;
+---------------------------------------+-------------------+---------+
; Source Pin / Fanout                   ; Pad To Core Index ; Setting ;
+---------------------------------------+-------------------+---------+
; ept                                   ;                   ;         ;
;      - mux3:mux|always0~162           ; 1                 ; ON      ;
;      - control:control1|reset2        ; 1                 ; ON      ;
;      - control:control1|always0~11    ; 1                 ; ON      ;
;      - control:control1|always0~271   ; 1                 ; ON      ;
;      - control:control1|always0~272   ; 1                 ; ON      ;
;      - control:control1|en3           ; 1                 ; ON      ;
;      - control:control1|count1[5]~336 ; 1                 ; ON      ;
;      - control:control1|count3[3]~8   ; 1                 ; ON      ;
; clk                                   ;                   ;         ;
; reset1                                ;                   ;         ;
;      - shift32:shift|crc_reg[12]      ; 1                 ; ON      ;
;      - shift32:shift|crc_reg[5]       ; 1                 ; ON      ;
;      - shift32:shift|crc_reg[0]       ; 1                 ; ON      ;
;      - shift32:shift|count1[2]        ; 1                 ; ON      ;
;      - shift32:shift|count1[0]        ; 1                 ; ON      ;
;      - shift32:shift|count1[1]        ; 1                 ; ON      ;
;      - shift32:shift|count1[4]        ; 1                 ; ON      ;
;      - shift32:shift|count1[3]        ; 1                 ; ON      ;
;      - shift32:shift|crc_reg[10]      ; 1                 ; ON      ;
;      - shift32:shift|crc_reg[9]       ; 1                 ; ON      ;
;      - shift32:shift|crc_reg[8]       ; 1                 ; ON      ;
;      - shift32:shift|crc_reg[11]      ; 1                 ; ON      ;
;      - shift32:shift|crc_reg[6]       ; 1                 ; ON      ;
;      - shift32:shift|crc_reg[4]       ; 1                 ; ON      ;
;      - shift32:shift|crc_reg[7]       ; 1                 ; ON      ;
;      - shift32:shift|crc_reg[2]       ; 1                 ; ON      ;
;      - shift32:shift|crc_reg[1]       ; 1                 ; ON      ;
;      - shift32:shift|crc_reg[3]       ; 1                 ; ON      ;
;      - shift32:shift|crc_reg[13]      ; 1                 ; ON      ;
;      - shift32:shift|crc_reg[14]      ; 1                 ; ON      ;
;      - shift32:shift|crc_reg[15]      ; 1                 ; ON      ;
;      - shift32:shift|crcout~2         ; 1                 ; ON      ;
;      - control:control1|count2[2]     ; 1                 ; ON      ;
;      - control:control1|count2[0]     ; 1                 ; ON      ;
;      - control:control1|always1~0     ; 1                 ; ON      ;
;      - shift32:shift|count[3]~267     ; 1                 ; ON      ;
;      - shift32:shift|count[3]~268     ; 1                 ; ON      ;
;      - shift32:shift|crc_reg[15]~252  ; 1                 ; ON      ;
;      - control:control1|count2[3]~204 ; 1                 ; ON      ;
;      - control:control1|count3[3]~8   ; 1                 ; ON      ;
+---------------------------------------+-------------------+---------+


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -