pll
锁相环(PLL: Phase-locked loops)是一种利用反馈控制原理实现的频率及相位的同步技术,其作用是将电路输出的时钟与其外部的参考时钟保持同步。当参考时钟的频率或相位发生改变时,锁相环会检测到这种变化,并且通过其内部的反馈系统来调节输出频率,直到两者重新同步,这种同步又称为“锁相”
pll 全部资料 214 份
对于如何设计数字PLL的参数很有帮助. 分析了在最小等效噪声带宽
对于如何设计数字PLL的参数很有帮助. 分析了在最小等效噪声带宽,最小相位均方误差,以及最短锁定时间三种意义上的参数优化设计...
This example sets up the PLL in x10/2 mode, divides SYSCLKOUT by six to reach a 25Mhz HSPCLK (assumi
This example sets up the PLL in x10/2 mode, divides SYSCLKOUT by six to reach a 25Mhz HSPCLK (assumi...
《锁相环(PLL)电路设计与应用》(日)远坂俊昭 高清中文版
《锁相环(PLL)电路设计与应用》内容丰富、实用性强,便于读者自学与阅读理解,可供电子、通信等领域技术人员以及大学相关专业的本科生、研究生参考,也可供广大的电子爱好者学习参考。...
TI发布可定制编程的3-PLL时钟合成器乘法器除法器
TI推出的CDC706是目前市场上体积最小且功能强大的PLL合成器/乘法器/除法器之一。尽管其物理外形非常小巧,但却极为灵活。该器件能够在特定输入频率下生成几乎独立的输出频率。...
fir低通滤波器 用于dspbuilder pll:25ns data 400khz sin 10.8khz
fir低通滤波器 用于dspbuilder pll:25ns data 400khz sin 10.8khz...