Verilog HDL下的4 位数字频率计控制模块源代码
资源简介:Verilog HDL下的4 位数字频率计控制模块源代码
上传时间: 2016-11-25
上传用户:ainimao
资源简介:4位数字频率计的Verilog HDL设计,精度比较准的
上传时间: 2014-01-06
上传用户:shus521
资源简介:学Verilog时写的8位十进制频率计,开发环境为quartus II6.0.
上传时间: 2014-01-19
上传用户:气温达上千万的
资源简介:基于Verilog HDL设计的多功能数字钟,有兴趣的
上传时间: 2013-11-26
上传用户:宋桃子
资源简介:Verilog HDL编写的四位数码管动态显示程序,外围电路用CPLD来实现
上传时间: 2016-06-11
上传用户:米卡
资源简介:用Verilog语言编写的4位算术逻辑单元ALU,功能参考74181,包含.v文件以及测试用.vwf文件
上传时间: 2016-09-28
上传用户:1583060504
资源简介:(1)设计4位十进制频率计测量范围: 1Hz~9999Hz (2)测量的数值通过4个数码管显示 (3)频率超过9999Hz时,溢出指示灯亮,可以作为扩大测量范围的接口
上传时间: 2014-01-11
上传用户:pompey
资源简介:Verilog HDL编写的4条指令CPU
上传时间: 2014-01-27
上传用户:Ants
资源简介:用Verilog写的8位十进制频率计 注释非常清晰 有助菜鸟学习
上传时间: 2013-12-08
上传用户:1966640071
资源简介:本文档是四位数字频率计数码管显示的keil程序和电路图免费下载
上传时间: 2022-05-10
上传用户:lipengxu
资源简介:用51单片机控制的8位显示频率计, 采用C语言编写,方便,易懂
上传时间: 2013-12-25
上传用户:ywqaxiwang
资源简介:用AT89C51制作八位数字频率计源程序。
上传时间: 2014-01-12
上传用户:561596
资源简介:基于VHDL的8位十进制频率计的详细设计。
上传时间: 2016-03-19
上传用户:jjj0202
资源简介:----用AT89C51制作八位数字频率计----完整程序清单,2003年全国大学生比赛项目!
上传时间: 2016-07-24
上传用户:zgu489
资源简介:51单片机开发的等精度数字频率计,实现计数0-
上传时间: 2013-12-31
上传用户:sqq
资源简介:基于凌阳单片机的简易语音数字频率计源码.实验了语音播报测量的频率,幅度值等.
上传时间: 2014-09-05
上传用户:jiahao131
资源简介:由单片机和CPLD共同构成7位数字频率计
上传时间: 2014-01-18
上传用户:ikemada
资源简介:基于FPGA的自适应数字频率计,测量范围1Hz-99.9MHz
上传时间: 2013-12-23
上传用户:ztj182002
资源简介:本程序完整的实现了数字频率计的常用功能。并对通常数字频率计的常见问题进行了改进。具有实用价值。
上传时间: 2017-06-04
上传用户:dyctj
资源简介:该pdf描述的是简易数字频率计的设计与分析, 希望对设计到数字频率计的朋友有点用处。
上传时间: 2017-07-29
上传用户:ls530720646
资源简介:基于FPGA的等精度数字频率计实现等精度的频率计
上传时间: 2013-12-28
上传用户:jyycc
资源简介:数字频率计是电工电子中常用的测量仪器,数字频率计通过用输入待测信号对一特定长度的信号进行计数,从而得出频率并通过数码管直观的显示出来。本文提出了一种与输入同步的数字频率计的设计,提高了频率计的精度,设计采用Multisim软件进行设计和仿真的过程,介绍...
上传时间: 2022-05-08
上传用户:woyaotandang
资源简介:数字频率计是一种用来测试周期性变化信号工作频率的装置。其原理是在规定的单位时间(闸门时间)内,记录输入的脉冲的个数。我们可以通过改变记录脉冲的闸门时间来切换测频量程。本文利用EDA技术中的Max+plusⅡ作为开发工具,设计了基于FPGA的8位十进制频率计,...
上传时间: 2013-12-31
上传用户:1079836864
资源简介:频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误...
上传时间: 2013-06-05
上传用户:wys0120
资源简介:频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误...
上传时间: 2013-04-24
上传用户:qqoqoqo
资源简介:基于51单片机的数字频率计,里面有源代码与proteus仿真模型,可以作为学习参考之用^_^
上传时间: 2013-07-03
上传用户:akk13
资源简介:基于51单片机的数字频率计的设计,数字频率计广泛应用于日常实验。
上传时间: 2022-03-31
上传用户:zinuoyu
资源简介:本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim
上传时间: 2013-07-21
上传用户:ve3344
资源简介:本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成综合、仿真。此程序通过下载到FPGA 芯片后,可应用于实际的数字钟显示中...
上传时间: 2013-11-09
上传用户:hz07104032
资源简介:一个有效位为4位的十进制的数字频率计,VHDL语言编写,已在硬件实验箱上实验通过。
上传时间: 2013-12-21
上传用户:weixiao99