拿verilog编写的som(自适应神经网络算法),用于障碍物检测,基于FPGA可综合实验,已经在altera的cylcone上实现
上传时间: 2014-01-27
上传用户:坏坏的华仔
刚刚学习CPLD的绝对有用,这是由altera公司MAX7000s系列组成的最小系统,CPLD为EPM7064,封装PLCC,绝对完整,包括原理图和PCB图,板子已经调试成功,注意用protel DXP打开,特别适合于CPLD初学者。
标签: CPLD
上传时间: 2015-08-28
上传用户:Pzj
在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。常用的滤波器有无限长单位脉冲响应(ⅡR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1],其中,FIR滤波器能提供理想的线性相位响应,在整个频带上获得常数群时延从而得到零失真输出信号,同时它可以采用十分简单的算法实现,这两个优点使FIR滤波器成为明智的设计工程师的首选,在采用VHDL或VerilogHDL等硬件描述语言设计数字滤波器时,由于程序的编写往往不能达到良好优化而使滤波器性能表现一般。而采用调试好的IPCore需要向Altera公司购买。笔者采用了一种基于DSPBuilder的FPGA设计方法,使FIR滤波器设计较为简单易行,并能满足设计要求。
上传时间: 2014-01-21
上传用户:ruan2570406
智能机器小车主要完成寻迹功能,由机械结构和控制单元两个部分组成。机械结构是一个由底盘、前后辅助轮、控制板支架、传感器支架、左右驱动轮、步进电机等组成。控制单元部分主要由主要包含传感器及其调理电路、步进电机及驱动电路、控制器三个部分。本设计的核心为控制器部分,采用Altera MAX7000S系列的EPM7064LC84-15作主控芯片。CPLD芯片的设计主要在MAX+plusⅡ10.0环境下利用VHDL语言编程实现。驱动步进电机电路主要利用ULN2803作为驱动芯片。
标签: 智能机
上传时间: 2015-09-07
上传用户:cjf0304
8051 MCU在nois平台上的实现代码(VHDL),出自Altera公司,经过严格测试核验证
上传时间: 2014-01-23
上传用户:cuibaigao
8051 MCU在nois平台上实现的说明文档,讲解非常详细,对于设计很有帮助,出自Altera公司。
上传时间: 2014-01-11
上传用户:dancnc
学习单片机、CPLD其实关键是实践,从51入门是个好选择,但不要停留在起点,学单片机方法得当是瞬间的事!但用好,就不好说了,一辈子都要努力随着产品控制技术的进步,CPLD与单片机的联系越来越密切,学会灵活应用cpld已经作为我们工程技术人 员的基本要求,抓紧时间学习吧,面对复杂的任务您就能应对自如,您的未来将更美好。 我们推荐这款实验CPLD+51MCU学习板,主要特色是集成了具有ISP功能的CPLD和Flash单片机,可以单独完成单片机和CPLD的实验,也可以通过跳线把单片机和CPLD联合起来形成一个应用系统。因此,利用本开发平台使用者既可学习单片机知识又可学习CPLD可编程逻辑方面的知识,,也可学习单片机和CPLD的联合使用,而本开发平台的价格却仅仅等同于市面上一台普通单片机开发板的价格,大大降低用户学习成本。 MCU采用AT89S52单片机同时也支持89S系列.SST系列.STC系列的单片机;CPLD采用Altera EPM7128SLC84-15,你也可以根据自己的需要采用其他的CPLD,如EPM7064 EPM7096 EPM7128E EPM7160E.下载采用ISP下载线,利用ISP下载软件,可以直接在PC上进行程序调试仿真,然后下载到板上的AT89S51以及EPM7128中.
上传时间: 2013-12-13
上传用户:lili123
一个sd卡读写的源程序,这个程序是基于altera的嵌入式处理器nios的。不包含文件系统,代码简单明了,强烈推荐
上传时间: 2015-10-16
上传用户:watch100
在EDA开发软件QuartusII上利用VHDL语言实现DDS信号发生器,芯片是Altera公司的
上传时间: 2015-11-03
上传用户:Breathe0125
本原代码中利用VHDL语言编写了RAM、FIFO、ROM等常用的存储和缓冲部件,完全的代码在ALTERA的FPGA上已经通过仿真测试,保证可用.
上传时间: 2013-12-07
上传用户:wangzhen1990