clk
共 247 篇文章
clk 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 247 篇文章,持续更新中。
介绍几款VK1622S闹钟显示屏芯片,LCD段码液晶驱动显示IC
<p class="MsoNormal">
<span>产品型号:</span>VK1622S
</p>
<p class="MsoNormal">
<span>产品品牌:永嘉微电</span>/VINKA
</p>
<p class="MsoNormal">
<span>封装形式:</span>LQFP44/48/52/64 QFP64 DICE
</p>
<p c
VK0192M段码液晶LCD驱动芯片适用于护眼仪,智能手表等应用
<p class="MsoNormal">
<span>产品型号:</span>VK0192M
</p>
<p class="MsoNormal">
<span>产品品牌:永嘉微电</span>/VINKA
</p>
<p class="MsoNormal">
<span>封装形式:</span>LQFP44
</p>
<p class="MsoNormal">
产品年份:新年份
</p>
VK36N8B是一种低待机电流BCD码输出的8按键触摸检测芯片(IC)
<p class="p" style="background:#FFFFFF;">
产品型号:VK36N8B
</p>
<p class="p" style="background:#FFFFFF;">
<span>产品品牌:</span>VINKA/永嘉微电
</p>
<p class="p" style="background:#FFFFFF;">
<span>封装形式:</span>S
电位器封装Altium Designer AD PCB封装库2D3D元件库文件
<p><img src="/uploads/pic/f8/3f8/3f5162f469c42e99df499d47ac9673f8-1.png" alt="电位器封装Altium Designer AD PCB封装库2D3D元件库文件" title="电位器封装Altium Designer AD PCB封装库2D3D元件库文件">电位器封装Altium Designer AD PCB封装库2D3
VK36N4D 4键抗电源干扰及手机干扰触摸IC,1对1输出触摸区域积水仍可正常操作
<p class="p" style="background:#FFFFFF;">
产品型号:VK36N4D
</p>
<p class="p" style="background:#FFFFFF;">
<span>产品品牌:</span>VINKA/永嘉微电
</p>
<p class="p" style="background:#FFFFFF;">
<span>封装形式:</span>S
一博科技PCB设计指导书VER1.0. 66页
<p>一博科技PCB设计指导书VER1.0. 66页</p><p><br/></p><p>常见信号介绍 1.1 数字信号 1.1.1 CPU 常称处理器,系统通过数据总线、地址总线、控制总线实现处理器、控制芯片、存 储器之间的数据交换。 地址总线:ADD* (如:ADDR1) 数据总线:D* (如:SDDATA0) 控制总线:读写信号(如
verilog实现I2C通信的slave模块源码状态机设位计可做I2C接口的仿真模型
<p>verilog实现I2C通信的slave模块源码状态机设位计可做I2C接口的仿真模型</p><p><br/></p><p>//`timescale 1ns/1ps</p><p>module I2C_slv (</p><p>input [6:0] slv_id,</p><p>input RESET,</p><p>input &nb
spi 通信的master部分使用的verilog语言实现
<p>spi 通信的master部分使用的verilog语言实现,可以做为你的设计参考。</p><p>module spi_master(rstb,clk,mlb,start,tdat,cdiv,din, ss,sck,dout,done,rdata);</p><p> input rstb,clk,mlb,start;</p><p> input
FPGA Verilog HDL设计温度传感器ds18b20温度读取并通过lcd1620和数码管显示
<p>FPGA Verilog HDL设计温度传感器ds18b20温度读取并通过lcd1620和8位LED数码管显示的QUARTUS II 12.0工程文件,包括完整的设计文件.V源码,可以做为你的学习及设计参考。</p><p>module ds18b20lcd1602display</p><p> (</p><p> Clk,</p><p> Rst,</p><p> &n
ADS8329 Verilog fpga 驱动源码 2.7V 至 5.5V 16 位 1MSPS 串
<p>ADS8329 Verilog fpga 驱动源码,2.7V 至 5.5V 16 位 1MSPS 串行模数转换器 ADC芯片ADS8329数据采集的verilog代码,已经用在工程中,可以做为你的设计参考。</p><p><br/></p><p>(</p><p> input clock, </p><p> input timer_clk_r,</p><p> input reset,&n
FPGA片内FIFO读写测试Verilog逻辑源码Quartus工程文件+文档说明 使用 FPGA
<p>FPGA片内FIFO读写测试Verilog逻辑源码Quartus工程文件+文档说明,使用 FPGA 内部的 FIFO 以及程序对该 FIFO 的数据读写操作。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。</p><p>timescale 1ns / 1ps</p><p>////////////////////////////////////////
基于FPGA设计的vga显示测试实验Verilog逻辑源码Quartus工程文件+文档说明 FPGA
<p>基于FPGA设计的vga显示测试实验Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。</p><p>module top(</p><p> input  
基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明 DR
<p>基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明,DRAM选用海力士公司的 HY57V2562 型号,容量为的 256Mbit,采用了 54 引脚的</p><p>TSOP 封装, 数据宽度都为 16 位, 工作电压为 3.3V,并丏采用同步接口方式所有的信号都是时钟信号。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus
基于FPGA设计的字符VGA LCD显示实验Verilog逻辑源码Quartus工程文件+文档说明
<p>基于FPGA设计的字符VGA LCD显示实验Verilog逻辑源码Quartus工程文件+文档说明,通过字符转换工具将字符转换为 8 进制 mif 文件存放到单端口的 ROM IP 核中,再从</p><p>ROM 中把转换后的数据读取出来显示到 VGA 上,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。</p><p>module top
FPGA读取OV5640摄像头数据并通过VGA或LCD屏显示输出的Verilog逻辑源码Quartu
<p>FPGA读取OV5640摄像头数据并通过VGA或LCD屏显示输出的Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。</p><p>module top(</p><p> input &nbs
LED数显驱动芯片VK1651资料
<p class="MsoNormal" style="line-height:11.0pt;">
产品品牌:永嘉微电/VINKA —— 原厂直销,样品免费,技术支持,大量现货!<o:p></o:p>
</p>
<p class="MsoNormal" style="line-height:11.0pt;">
产品型号:VK1651
适用于洗衣机面板、汽机车仪表、家电等LCD静态显示IC
<p class="MsoNormal">
<span>产品型号:</span><span>VKS118</span>
</p>
<p class="MsoNormal">
<span>产品品牌:永嘉微电</span><span>/VINKA</span>
</p>
<p class="MsoNormal">
<span>封装形式:</span><span>LQFP128</span>
</
抗干扰系列LCD液晶驱动IC选型表
<p class="MsoNormal">
<span style="font-family:微软雅黑;">产品型号:</span><span style="font-family:Tahoma;">VK2C21A/B/C/D</span><o:p></o:p>
</p>
<p class="MsoNormal">
<span style="font-family:微软雅黑;">产品品牌:永嘉
IIC接口E2PROM(AT24C64) 读写VERILOG 驱动源码+仿真激励文件: module
<p>IIC接口E2PROM(AT24C64) 读写VERILOG 驱动源码+仿真激励文件:</p><p>module i2c_dri</p><p> #(</p><p> parameter SLAVE_ADDR = 7'b1010000 , //EEPROM从机地址
FPGA读写SD卡读取BMP图片通过LCD显示例程实验 Verilog逻辑源码Quartus工程文件
<p>FPGA读写SD卡读取BMP图片通过LCD显示例程实验 Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。</p><p>1 实验简介</p><p>在前面的实验中我们练习了 SD 卡读写,VGA 视频显示等例程,本实验将 SD 卡里的 BMP 图</p><p>片读出,写入到外部存储器,再通过 VGA