Holtek单片机源码:此应用示范了使用HT48C10单片机的 16 位定时计数器产生内部中断以实现计时功能。这个应用依靠系统时钟频率作为计时的基准。此处所示的应用使用了 400KHz的系统时钟,通过内部除四分频产生 100KHz 的定时/计数器时钟。对于一个 16 位的计数器最大计数值为 65536,这将每隔 0.65536 秒产生一个内部中断。但是时钟需要1秒作为基本时间单元。 因此定时/计数器被设置成记录0.5秒的基准时间,取两次中断可得到 1 秒的基准时间。这里的应用使用 4 个 7 段数码管显示24 小时制的时间,显示小时和分钟。而小时和分钟的调节由两个键来控制。
上传时间: 2017-01-22
上传用户:wmwai1314
modelsim 使用教程,verilog或vhdl仿真
标签: modelsim verilog vhdl 使用教程
上传时间: 2017-01-24
上传用户:410805624
0-999计数器 单片机数码管显示
上传时间: 2014-11-24
上传用户:weixiao99
由verilog编写的乘法器,通过两个文件的调用实现。由于子模块的调用使得程序简化了许多。
上传时间: 2014-08-29
上传用户:luopoguixiong
some example for verilog design
标签: example verilog design some
上传时间: 2017-02-06
上传用户:王庆才
很好的verilog教材,特别是对可综合和非可综合讲的很好。
上传时间: 2013-12-26
上传用户:lx9076
verilog语言 实现5分频程序
上传时间: 2013-12-24
上传用户:851197153
开源CPU核OpenRisc1200软核Verilog代码,学习CPU首选软核
上传时间: 2017-02-24
上传用户:z754970244
Verilog的LED控制器源程序,用于LED显示屏幕的控制。
上传时间: 2017-02-24
上传用户:思琦琦
Verilog HDL的程式,上網找到SPI程式, vspi.v這程式相當好用可用來接收與傳送SPI,並且寫了一個傳輸信號測試,spidatasent.v這程式就是傳送的資料,分別為00 66... 01 77...... 02 55這樣的資料,並透過MAX+PULS II軟體進行模擬,而最外層的程式是test_createspi.v!
上传时间: 2017-03-06
上传用户:onewq