虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

N分频

  • 编程将8253计数器0

    编程将8253计数器0,计数器1的工作方式设定为方式2,用作分频器,定时器2工作在方式3,方波;定时器0的输出作为定时器1的输入,定时器1的输出作为定时器2的输入,定时器2的输出接在LED上,运行后可观察到该LED灯在不停的闪烁。

    标签: 8253 编程 计数器

    上传时间: 2016-08-26

    上传用户:LIKE

  • 主从模式粗粒级并行算法C程序:这是我以前研究生期间编写的叠前地震成像C源码

    主从模式粗粒级并行算法C程序:这是我以前研究生期间编写的叠前地震成像C源码,通过调用mpi库函数实现分频并行计算,为了实现负载均衡,采用了主从模式,由主节点负责任务的分发。 若需进一步了解,可通过版主与我联系讨论。

    标签: 模式 并行算法 C程序 地震

    上传时间: 2016-08-27

    上传用户:aysyzxzm

  • 、本实战的目的是让大家熟悉ADC模块的功能以及AD转换的方法 2、项目实现的功能:从芯片RA0输入一个可以随时变化的模拟量(通过调节DEMO板VR1实现) 则单片机就能够及时地把该模拟量进行模

    、本实战的目的是让大家熟悉ADC模块的功能以及AD转换的方法 2、项目实现的功能:从芯片RA0输入一个可以随时变化的模拟量(通过调节DEMO板VR1实现) 则单片机就能够及时地把该模拟量进行模/数转换,并用LED显示出来,我们可以看到转换结果 会随模拟量的变化而变化,从而以让我们了解片内ADC模块的工作情况。 3、本例的软件设计思路:利用单片机片内硬件资源TMR0和预分频器,为ADC提供定时启动信号。但是 没有利用其中断功能,而是采用了软件查询方式,转换结果采用了右对齐方式, A/D转换的时钟源选用了系统周期的8倍,本例对于ADC的电压基准要求不高, 我们就选用了电源电压VDD和VSS作为基准电压, 4、对于A/D转换过程是否完成也没有利用ADC模块的中断功能,而是以软件方式查询其中启动位GO是否为0。本例中选用的模拟通道为AN0。

    标签: DEMO ADC RA0 VR1

    上传时间: 2014-01-17

    上传用户:离殇

  • 基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码

    基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等

    标签: Verilog FPGA HDL 多功能

    上传时间: 2016-09-06

    上传用户:1583060504

  • 本实验完成发光二极管的循环点亮实验

    本实验完成发光二极管的循环点亮实验,由于输入晶振为20M,分频得到count1信号,故每间隔约1S彩灯循环移位一次。 也可以外接32768hz的晶振经4060分频后的1HZclk输入,自己可以尝试改变实验,加以练习。 现象:可以看到流水灯

    标签: 实验 发光二极管 循环

    上传时间: 2016-10-03

    上传用户:lxm

  • 利用两个数码管

    利用两个数码管,模拟对时钟信号分频后技术功能,理解数码管的动态显示 其中程序中有动态扫描进程;译码进程;数字技术进程三个进程,也可以实现分块实现

    标签: 数码管

    上传时间: 2016-10-03

    上传用户:hopy

  • 用VHDL实现2

    用VHDL实现2,4,8分频设计,经编译,波形仿真成功

    标签: VHDL

    上传时间: 2016-10-19

    上传用户:lmeeworm

  • 单片机频率计的设计

    单片机频率计的设计,利用分步逻辑芯片,对高频信号进行分频,用数据选择器,选择输入信号输入单片机计时处理。有

    标签: 单片机 频率计

    上传时间: 2016-12-01

    上传用户:lifangyuan12

  • 给出了数字跑表的源代码

    给出了数字跑表的源代码,设计了分频模块,实现了真实的时间计数,通过这个工程的训练,能更好的了解Quartus II数字电路开发的过程。

    标签: 数字跑表 源代码

    上传时间: 2013-11-30

    上传用户:lvzhr

  • 根据交通灯控制器的功能与要求

    根据交通灯控制器的功能与要求,将其总体电路分为分频器、信号控制器两个模块。

    标签: 交通灯控制器

    上传时间: 2013-12-14

    上传用户:6546544