虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

N分频

  • 可以实现IO口在微处理器上的扩展

    可以实现IO口在微处理器上的扩展,集成了分频,移位等技术,是个很不错的程序

    标签: IO口 微处理器 扩展

    上传时间: 2014-01-07

    上传用户:凤临西北

  • 帧同步检测源码

    帧同步检测源码,包括同步跟踪模块,fifo,分频模块,还有系统的测试平台

    标签: 帧同步 检测 源码

    上传时间: 2015-08-10

    上传用户:叶山豪

  • 1.高精度数字秒表(0.01秒的vhdl语言实现) 2.具有定时

    1.高精度数字秒表(0.01秒的vhdl语言实现) 2.具有定时,暂停,按键随机存储,翻页回放功能; 3.对30M时钟分频产生显示扫描时钟 4.精度高达0.01s,并且可以通过改变主频来更改分频比和记数间隔,可控性高。 5.模块化设计,其中的许多函数可以成为vhdl语言的通用经典例子(包含分频电路设计,动态扫描时钟设计,译码电路设计,存储器设计,存储回放显示设计)

    标签: 0.01 vhdl 高精度 数字秒表

    上传时间: 2015-08-16

    上传用户:waitingfy

  • 在数字电路中

    在数字电路中,常需要对较高频率的时钟进行分频操作,得到较低频率的时钟信号。我们知道,在硬件电路设计中时钟信号是最重要的信号之一。 下面我们介绍分频器的 VHDL 描述,在源代码中完成对时钟信号 CLK 的 2 分频, 4 分频, 8 分频, 16 分频。 这也是最简单的分频电路,只需要一个计数器即可。

    标签: 数字电路

    上传时间: 2015-08-25

    上传用户:wangchong

  • 数字系统设计实例.pdf,VHDL语言实现

    数字系统设计实例.pdf,VHDL语言实现,7.1 半整数分频器的设计7.2 音乐发生器7.3 2FSK/2PSK信号产生器7.4 实用多功能电子表7.5 交通灯控制器 7.6 数字频率计.值得一看。

    标签: VHDL 数字系统 设计实例

    上传时间: 2015-08-31

    上传用户:lhw888

  • 通过VERILOG编程

    通过VERILOG编程,实现FPGA任意整数分频的源代码

    标签: VERILOG 编程

    上传时间: 2015-09-27

    上传用户:ouyangtongze

  • fpga cpld 常见模块设计

    fpga cpld 常见模块设计,包括基于fpga 的全数字锁向环,基于fpga cpld 的半整数分频器的设计等,很有用

    标签: fpga cpld 模块设计

    上传时间: 2014-11-06

    上传用户:leehom61

  • 蜂鸣器实验 向蜂鸣器发送一定频率的方波可以使蜂鸣器发出相应的音调

    蜂鸣器实验 向蜂鸣器发送一定频率的方波可以使蜂鸣器发出相应的音调,该实验通过设计一个状 态机和分频器使蜂鸣器发出“多来咪发梭拉西多”的音调。

    标签: 蜂鸣器 实验 发送 定频

    上传时间: 2013-12-25

    上传用户:athjac

  • 介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计

    介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控制模块、计量模块和译码显示模块。该设计不仅仅实现了显示计程车计费的功能,其多功能表现在它可以通过选择键选择显示计程车累计走的总路程和乘客乘载的时间。计时、计程、计费准确可靠,应用于实际当中有较好的实用价值和较高的可行性

    标签: FPGA ASIC 多功能 可编程逻辑器件

    上传时间: 2015-10-24

    上传用户:偷心的海盗

  • 用VHDL语言实现数显时钟

    用VHDL语言实现数显时钟,devid200.vhd为分频模块,scan.vhd为LED扫描模块,timecount.vhd为计数模块

    标签: VHDL 语言 数显 时钟

    上传时间: 2013-12-25

    上传用户:gtf1207