虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

N分频

  • 本程序以XILINX公司的ISE8.2为开发平台

    本程序以XILINX公司的ISE8.2为开发平台,采用VHDL为开发语言,实现了对一个时钟信号分频的功能

    标签: XILINX ISE 程序 开发平台

    上传时间: 2015-11-03

    上传用户:Yukiseop

  • 如果不考虑占空比

    如果不考虑占空比,直接利用计数器来进行分频,则占空比会发生变化。下面程序实现1:1的三分频。

    标签:

    上传时间: 2015-11-09

    上传用户:hn891122

  • 占用资源少的verilog HDL uart接口;采用固定波特率115200

    占用资源少的verilog HDL uart接口;采用固定波特率115200,可以修改程序中的分频来修改波特率,模式为1个启始位,8位数据位,1个停止位;带1字节缓存;当缓存空时输出空信号

    标签: verilog 115200 uart HDL

    上传时间: 2013-12-28

    上传用户:kikye

  • VHDL是Very High Speed Integrated Circuit Hardware Description Language的缩写

    VHDL是Very High Speed Integrated Circuit Hardware Description Language的缩写, 意思是超高速集成电路硬件描述语言。对于复杂的数字系统的设计,它有独特的作用。它的硬件描述能力强,能轻易的描述出硬件的结构和功能。这种语言的应用至少意味着两种重大的改变:电路的设计竟然可以通过文字描述的方式完成;电子电路可以当作文件一样来存储。随着现代技术的发展,这种语言的效益与作用日益明显,每年均能够以超过30%的速度快速成长。 这次毕业设计的内容是在简要介绍了VHDL语言的一些基本语法和概念后,进一步应用VHDL,在MAX+plusII 的环境下设计一个电子钟,最后通过仿真出时序图实现预定功能。电子钟的时间显示用到了七段数码管(或称七段显示器)的电路设计,内部的时间控制输出则用到了各种设计,包括:加法计数器,扫描电路,控制秒、分、时的分频电路,各种数制的转换。

    标签: Description Integrated Hardware Language

    上传时间: 2016-03-08

    上传用户:hwl453472107

  • fpga中pll时钟实现的源代码

    fpga中pll时钟实现的源代码,可实现倍频或分频

    标签: fpga pll 时钟 源代码

    上传时间: 2016-03-08

    上传用户:hongmo

  • T/C2工作在异步模式下

    T/C2工作在异步模式下,由PC6(TOSC1)和PC7(TOSC2)外接的32.768KHz 的时钟驱动。T/C2对其1024分频后作为定时时钟。程序计算中断次数。

    标签: 模式

    上传时间: 2013-12-29

    上传用户:dyctj

  • 采用Verilog HDL语言编写的交通灯控制系统

    采用Verilog HDL语言编写的交通灯控制系统,这是一个完整的毕设课题,分别有分频、显示译码、倒计时和动态显示驱动模块,实用价值很高,

    标签: Verilog HDL 语言 编写

    上传时间: 2016-03-21

    上传用户:R50974

  • Verilog 实现9999计数

    Verilog 实现9999计数,内有分频模块,计数模块,译码,动态显示扫描等,用数码显示,

    标签: Verilog 9999

    上传时间: 2016-03-30

    上传用户:a6697238

  • [VHDL经典设计26例]--在xilinx芯片上调试通过--[01--1位全加器][02--2选1多路选择器][03--8位硬件加法器][04--7段数码显示译码器][05--8位串入并出寄存器][

    [VHDL经典设计26例]--在xilinx芯片上调试通过--[01--1位全加器][02--2选1多路选择器][03--8位硬件加法器][04--7段数码显示译码器][05--8位串入并出寄存器][6--8位并入串出寄存器][7--内部三态总线][8--含清零和同步时钟使能的4位加法计数器][9--数控分频器][10--4位十进制频率计][11--译码扫描显示电路][12--用状态机实现序列检测器的设计][13--用状态机对ADC0832电路控制实现SIN函数发生器][14--用状态机实现ADC0809的采样电路设计][15--DMA方式A/D采样控制电路设计][16--硬件电子琴][17--乐曲自动演奏][18--秒表][19--移位相加8位硬件乘法器][20--VGA图像显示控制器(彩条)][21--VGA图像显示控制器][22--等精度频率计][23--模拟波形发生器][24--模拟示波器][25--通用异步收发器(UART)][26--8位CPU设计(COP2000)]

    标签: xilinx VHDL 01 02

    上传时间: 2014-09-06

    上传用户:han_zh

  • 本示例中使用了一个DCM模块

    本示例中使用了一个DCM模块,将输入时钟50MHz,倍频到100MHz,分频到25MHz,不同的频率值通过LED进行演示。

    标签: DCM 模块

    上传时间: 2014-07-07

    上传用户:亚亚娟娟123