使用vriloge硬件描述语言设计数字频率计
使用vriloge硬件描述语言设计数字频率计,其对于高频测量精确,可测范围0—99999999HZ,在MAX+PLUSII中运行通过并在实验箱上运行通过达到要求...
使用vriloge硬件描述语言设计数字频率计,其对于高频测量精确,可测范围0—99999999HZ,在MAX+PLUSII中运行通过并在实验箱上运行通过达到要求...
基于等精度测量原理的频率计,AT89S52和CPLD,有详细注释。测量准确。...
本文用VHDL在CPLD器件上实现一种8 b数字频率计测频系统,能够用十进制数码显示被测信号的频率,不仅能够测量正弦波、方波和三角波等信号的频率,而且还能对其他多种物理量进行测量。具有体积小、可靠性高...
频率合成器实例模块(VHDL编写)...
、本实战的目的是让大家熟悉ADC模块的功能以及AD转换的方法 2、项目实现的功能:从芯片RA0输入一个可以随时变化的模拟量(通过调节DEMO板VR1实现) 则单片机就能够及时地把该模拟量进行模...
统计英文字母字母组合出现的频率,并有较为详细的模型。...
verilog设计的4位频率计,可以测量方波、三角波、正弦波;测量范围10Hz~10MHz,测量分辨率1Hz,测量误差1 Hz;测量通道灵敏度50mv...
文件包含水轮机调节装置PID调节器+随动系统的结构框图,通过搭建模型图,可以方便的调节Kp,Ki,Kd,Td,Ty五个参数,清晰看到这五个参数对调节规律的影响...
频率计,有3个档位可通过键SW0、SW1、SW2来选择量程。...
详细介绍了(同步信号块处理)方法在静态软件接收机数据处理方面的应用。首先说明了的基本思想,然后具体介绍了捕获时根据相位差求精频的方法,以及在跟踪时使用理想相关方法进行码跟踪,使用相位差方法频率跟踪的详...