用vhdl来实现的数字频率合成的技术,几乎很全的,所有的都有
标签: vhdl 数字频率合成
上传时间: 2016-10-20
上传用户:TF2015
数字钟的实现 FPGA上运行 VHDL编写
标签: FPGA VHDL 数字 运行
上传时间: 2013-12-05
上传用户:气温达上千万的
用高速硬件语言VHDL设计的全功能数字钟,经测试运行稳定
标签: VHDL 硬件 数字 语言
上传时间: 2016-12-26
上传用户:wxhwjf
用Verilog HDL / VHDL实现的数字频率计(完整实验报告)
标签: Verilog VHDL HDL 数字频率计
上传时间: 2014-01-22
上传用户:dapangxie
万年历数字钟是一种用万年历时钟芯片实现年、月、日、时、分、秒计时,并通过单片机处理后送给显示芯片显示的装置,与机械式时钟相比具有更高的准确性和直观性,且具有更长的使用寿命。本系统还可以扩展为可调的自动开关,对家电对用电设备进行控制,笔者在随后改制成为可调时的自动断电的供电系统.
标签: 万年历 数字 分 时钟芯片
上传时间: 2014-10-31
上传用户:huangld
用vhdl语言实现2DPSK数字传输
标签: 2DPSK vhdl 语言 数字传输
上传时间: 2017-01-06
上传用户:爺的气质
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点
标签: CPLD VHDL 芯片 时钟源
上传时间: 2013-12-26
上传用户:qwe1234
用NiosII实现的数字钟,经过本人测试运行正常,开发环境:QuartusII6.0和NiosII IDE6.0
标签: NiosII 数字
上传时间: 2017-06-08
上传用户:skfreeman
在80C51上用汇编语言实现的数字钟程序,具有闹铃、秒表和设置时间等动能。
标签: 80C51 汇编语言 数字 程序
上传时间: 2013-12-29
上传用户:yph853211
关于数字钟的实现,用VHDL实现时,分,秒,的显示,并能报时
标签: 数字
上传时间: 2013-12-22
上传用户:xiaohuanhuan