📄 binaryto3digit.map.rpt
字号:
; I/O pins ; 67 ;
; Maximum fan-out node ; SW[9] ;
; Maximum fan-out ; 11 ;
; Total fan-out ; 303 ;
; Average fan-out ; 2.24 ;
+---------------------------------------------+-------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity ;
+--------------------------------+-------------------+--------------+-------------+------+--------------+---------+-----------+------+--------------+----------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node ; LC Combinationals ; LC Registers ; Memory Bits ; M4Ks ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; Full Hierarchy Name ;
+--------------------------------+-------------------+--------------+-------------+------+--------------+---------+-----------+------+--------------+----------------------------------------------------------------------------------------------+
; |binaryto3digit ; 68 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 67 ; 0 ; |binaryto3digit ;
; |binarytodigit:u1| ; 26 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1 ;
; |addandconvert:convert1| ; 14 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1 ;
; |complete:u2| ; 6 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|complete:u2 ;
; |compare:u1| ; 3 (3) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|complete:u2|compare:u1 ;
; |mux21:u4| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|complete:u2|mux21:u4 ;
; |mux21:u5| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|complete:u2|mux21:u5 ;
; |mux21:u6| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|complete:u2|mux21:u6 ;
; |part3:u1| ; 8 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|part3:u1 ;
; |full_adder:u1| ; 2 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|part3:u1|full_adder:u1 ;
; |half_adder:u2| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|part3:u1|full_adder:u1|half_adder:u2 ;
; |or2b:u3| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|part3:u1|full_adder:u1|or2b:u3 ;
; |full_adder:u2| ; 2 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|part3:u1|full_adder:u2 ;
; |half_adder:u2| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|part3:u1|full_adder:u2|half_adder:u2 ;
; |or2b:u3| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|part3:u1|full_adder:u2|or2b:u3 ;
; |full_adder:u3| ; 3 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|part3:u1|full_adder:u3 ;
; |half_adder:u2| ; 2 (2) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|part3:u1|full_adder:u3|half_adder:u2 ;
; |or2b:u3| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|part3:u1|full_adder:u3|or2b:u3 ;
; |full_adder:u4| ; 1 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|part3:u1|full_adder:u4 ;
; |half_adder:u2| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert1|part3:u1|full_adder:u4|half_adder:u2 ;
; |addandconvert:convert2| ; 12 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2 ;
; |complete:u2| ; 4 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|complete:u2 ;
; |compare:u1| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|complete:u2|compare:u1 ;
; |mux21:u4| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|complete:u2|mux21:u4 ;
; |mux21:u5| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|complete:u2|mux21:u5 ;
; |mux21:u6| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|complete:u2|mux21:u6 ;
; |part3:u1| ; 8 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|part3:u1 ;
; |full_adder:u1| ; 2 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|part3:u1|full_adder:u1 ;
; |half_adder:u2| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|part3:u1|full_adder:u1|half_adder:u2 ;
; |or2b:u3| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|part3:u1|full_adder:u1|or2b:u3 ;
; |full_adder:u2| ; 2 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|part3:u1|full_adder:u2 ;
; |half_adder:u2| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|part3:u1|full_adder:u2|half_adder:u2 ;
; |or2b:u3| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|part3:u1|full_adder:u2|or2b:u3 ;
; |full_adder:u3| ; 2 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|part3:u1|full_adder:u3 ;
; |half_adder:u2| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|part3:u1|full_adder:u3|half_adder:u2 ;
; |or2b:u3| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|part3:u1|full_adder:u3|or2b:u3 ;
; |full_adder:u4| ; 2 (0) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|part3:u1|full_adder:u4 ;
; |half_adder:u2| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|part3:u1|full_adder:u4|half_adder:u2 ;
; |or2b:u3| ; 1 (1) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|binarytodigit:u1|addandconvert:convert2|part3:u1|full_adder:u4|or2b:u3 ;
; |seven_segment:u3| ; 7 (7) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|seven_segment:u3 ;
; |seven_segment:u4| ; 7 (7) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|seven_segment:u4 ;
; |seven_segment:u5| ; 7 (7) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|seven_segment:u5 ;
; |seven_segment:u6| ; 7 (7) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|seven_segment:u6 ;
; |seven_segment:u7| ; 7 (7) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|seven_segment:u7 ;
; |seven_segment:u8| ; 7 (7) ; 0 (0) ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; |binaryto3digit|seven_segment:u8 ;
+--------------------------------+-------------------+--------------+-------------+------+--------------+---------+-----------+------+--------------+----------------------------------------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
+------------------------------------------------------+
; General Register Statistics ;
+----------------------------------------------+-------+
; Statistic ; Value ;
+----------------------------------------------+-------+
; Total registers ; 0 ;
; Number of registers using Synchronous Clear ; 0 ;
; Number of registers using Synchronous Load ; 0 ;
; Number of registers using Asynchronous Clear ; 0 ;
; Number of registers using Asynchronous Load ; 0 ;
; Number of registers using Clock Enable ; 0 ;
; Number of registers using Preset ; 0 ;
+----------------------------------------------+-------+
+-------------------------------+
; Analysis & Synthesis Messages ;
+-------------------------------+
Info: *******************************************************************
Info: Running Quartus II Analysis & Synthesis
Info: Version 6.0 Build 178 04/27/2006 SJ Web Edition
Info: Processing started: Thu Oct 13 08:32:31 2005
Info: Command: quartus_map --read_settings_files=on --write_settings_files=off binaryto3digit -c binaryto3digit
Info: Found 2 design units, including 1 entities, in source file binaryto3digit.vhd
Info: Found design unit 1: binaryto3digit-bhv
Info: Found entity 1: binaryto3digit
Info: Found 2 design units, including 1 entities, in source file addandconvert.vhd
Info: Found design unit 1: addandconvert-one
Info: Found entity 1: addandconvert
Info: Found 2 design units, including 1 entities, in source file part3.vhd
Info: Found design unit 1: part3-bit_adder
Info: Found entity 1: part3
Info: Found 8 design units, including 4 entities, in source file complete.vhd
Info: Found design unit 1: complete-name
Info: Found design unit 2: mux21-rifi
Info: Found design unit 3: compare-like
Info: Found design unit 4: convert-fact
Info: Found entity 1: complete
Info: Found entity 2: mux21
Info: Found entity 3: compare
Info: Found entity 4: convert
Info: Found 6 design units, including 3 entities, in source file full_adder.vhd
Info: Found design unit 1: full_adder-one
Info: Found design unit 2: half_adder-fh
Info: Found design unit 3: or2b-two
Info: Found entity 1: full_adder
Info: Found entity 2: half_adder
Info: Found entity 3: or2b
Info: Found 2 design units, including 1 entities, in source file seven_segment.vhd
Info: Found design unit 1: seven_segment-bhv
Info: Found entity 1: seven_segment
Info: Found 2 design units, including 1 entities, in source file circuitB.vhd
Info: Found design unit 1: circuitB-bhv
Info: Found entity 1: circuitB
Info: Found 2 design units, including 1 entities, in source file binarytodigit.vhd
Info: Found design unit 1: binarytodigit-goodtaste
Info: Found entity 1: binarytodigit
Info: Elaborating entity "binaryto3digit" for the top level hierarchy
Info: Elaborating entity "binarytodigit" for hierarchy "binarytodigit:u1"
Info: Elaborating entity "addandconvert" for hierarchy "binarytodigit:u1|addandconvert:convert1"
Info: Elaborating entity "part3" for hierarchy "binarytodigit:u1|addandconvert:convert1|part3:u1"
Info: Elaborating entity "full_adder" for hierarchy "binarytodigit:u1|addandconvert:convert1|part3:u1|full_adder:u1"
Info: Elaborating entity "half_adder" for hierarchy "binarytodigit:u1|addandconvert:convert1|part3:u1|full_adder:u1|half_adder:u1"
Info: Elaborating entity "or2b" for hierarchy "binarytodigit:u1|addandconvert:convert1|part3:u1|full_adder:u1|or2b:u3"
Info: Elaborating entity "complete" for hierarchy "binarytodigit:u1|addandconvert:convert1|complete:u2"
Info: Elaborating entity "compare" for hierarchy "binarytodigit:u1|addandconvert:convert1|complete:u2|compare:u1"
Info: Elaborating entity "convert" for hierarchy "binarytodigit:u1|addandconvert:convert1|complete:u2|convert:u2"
Info: Elaborating entity "mux21" for hierarchy "binarytodigit:u1|addandconvert:convert1|complete:u2|mux21:u3"
Info: Elaborating entity "circuitB" for hierarchy "circuitB:u2"
Info: Elaborating entity "seven_segment" for hierarchy "seven_segment:u3"
Warning: Output pins are stuck at VCC or GND
Warning: Pin "HEX2[1]" stuck at GND
Warning: Pin "HEX2[2]" stuck at GND
Warning: Pin "HEX2[6]" stuck at VCC
Warning: Design contains 1 input pin(s) that do not drive logic
Warning: No output dependent on input pin "SW[17]"
Info: Implemented 135 device resources after synthesis - the final resource count might be different
Info: Implemented 18 input pins
Info: Implemented 49 output pins
Info: Implemented 68 logic cells
Info: Quartus II Analysis & Synthesis was successful. 0 errors, 6 warnings
Info: Processing ended: Thu Oct 13 08:32:37 2005
Info: Elapsed time: 00:00:06
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -