加法器是实现两个二进制数相加运算的 基本单元电路。8 位加法器就是实现两个8 位 二进制相加,同时加上低位进位的运算电路。
资源简介:加法器是实现两个二进制数相加运算的 基本单元电路。8 位加法器就是实现两个8 位 二进制相加,同时加上低位进位的运算电路。
上传时间: 2016-12-29
上传用户:lx9076
资源简介:分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先...
上传时间: 2016-06-14
上传用户:wpwpwlxwlx
资源简介:JAVA的面向对象编程--------课堂笔记 面向对象主要针对面向过程。 面向过程的基本单元是函数。
上传时间: 2013-12-13
上传用户:com1com2
资源简介:1、程序目的:介绍AT91SAM7S256-EK TWI的基本用法: 2、 功能说明:通过TWI实现I2C,读写两线EEPROM---24LC64
上传时间: 2016-02-16
上传用户:youke111
资源简介:最后一步了 终于实现了所有的基本功能了 可以画线 保存 打开 重绘 还有打印 最好能看着书 上面有很详细的讲解 祝大家成功vc6.0实现画线第一步(深入浅出mfc)
上传时间: 2013-12-19
上传用户:6546544
资源简介:8位超前进位加法器 就是使各位的进位直接由加数和被加数来决定,而不需要依赖低位进位
上传时间: 2016-04-25
上传用户:王小奇
资源简介:【课题】Global.asa文件 【教学目标】掌握Global.asa文件的基本使用 【重点】利用Global.asa事件实现在线人数统计 【难点】Global.asa事件触发 【教学方法】讲授法、演示法 【课时安排】一课时
上传时间: 2017-09-26
上传用户:D&L37
资源简介:排序算法可能用到的基本单元——SortItem对象
上传时间: 2015-07-11
上传用户:金宜
资源简介:该程序把从键盘输入的多位十进制数转换为二进制数,存放在bin单元开始的内存单元中; 然后将它还原为二进制数,在屏幕上显示出来。 程序中有详细注释。
上传时间: 2013-12-25
上传用户:a673761058
资源简介:二进制的基本遗传算法,在VC++环境下编程实现。
上传时间: 2015-07-08
上传用户:onewq
资源简介:用J2ME开发的一个实用软件——计算器。实现了windows系统自带计算器的基本计算功能,界面很舒服,并实现了键盘映射功能。这是我给自己的手机定做的,现在共享给大家。
上传时间: 2017-03-05
上传用户:libenshu01
资源简介:本文研究了在目前流行的嵌入式微控制器ARM9(Samsung 的 S3C2410)上硬件测试的方法。分析了在嵌入式Linux基础上开发测试程序的基本方法,解决了在S3C2410开发板测试GPIO、中断、串口和RTC时钟过程中的重点和难点问题。
上传时间: 2015-12-08
上传用户:semi1981
资源简介:本文研究了在目前流行的嵌入式微控制器ARM9(Samsung 的 S3C2410)上硬件测试的方法。分析了在嵌入式Linux基础上开发测试程序的基本方法,解决了在S3C2410开发板测试GPIO、中断、串口和RTC时钟过程中的重点和难点问题。经测试,其多项指标均达到设计要求
上传时间: 2013-12-09
上传用户:
资源简介:VC编写的基本遗传算法,建立遗传算子类,实现基本遗传算法
上传时间: 2014-01-03
上传用户:zjf3110
资源简介:本书介绍了WINCE环境下应用程序设计的基本知识,包括窗体界面、数据库、网络通信、串口等方面,并附有较为详细的源码示例,具有较好的参考价值。
上传时间: 2017-03-12
上传用户:康郎
资源简介:阐述了小波变换去除信号噪声的基本原理和方法,研究利用小波变换技术对信号噪声进行抑制和去除非平稳信号的噪声。然后利用MATLAB软件编制程序实现了基于小波变换的正弦信号的去噪仿真分析,仿真结果表明小波变换去除噪声具有很强的实用性。
上传时间: 2017-09-10
上传用户:franktu
资源简介:本程序是利用两个4位二进制并行加法器通过级联方式构成一个8位加法器。
上传时间: 2014-11-29
上传用户:270189020
资源简介:这是我汇编语言课程设计的一点收获。实现了输入两个8位以内的二进制数,即可以二进制形式输出它们的乘积。
上传时间: 2014-01-21
上传用户:hullow
资源简介:这是我自己写的两个8位二进制数的乘法程序,在xilinx Spartan3E 上已经调试成功,拿出来与大家分享!
上传时间: 2015-11-09
上传用户:alan-ee
资源简介:8位加法树乘法器,实现两个8位二进制数相乘,采用verilog hdl
上传时间: 2016-12-19
上传用户:lhc9102
资源简介:用xilinx写的vhdl乘法器。是二进制的两位乘法器。里面含有代码和电路图。
上传时间: 2014-01-10
上传用户:xiaoyunyun
资源简介:一种可以完成16位有符号/无符号二进制数乘法的乘法器。该乘法器采用了改进的Booth算法,简化了部分积的符号扩展,采用Wallace树和超前进位加法器来进一步提高电路的运算速度。本乘法器可以作为嵌入式CPU内核的乘法单元,整个设计用VHDL语言实现。
上传时间: 2013-12-23
上传用户:skfreeman
资源简介:数组、指针和引用的操作练习 航空售票系统:为一个容量为10个座位飞机的航班之每次飞行分配座位。程序显示两个选项的菜单: please type 1 for ″smoking″ please type 2 for ″nonsmoking″ 如果购票人键入了1,那么程序就在吸烟区给他分配一个座位(...
上传时间: 2016-03-14
上传用户:熊少锋
资源简介:这两个分别是8位乘法器的VHDL语言的实现,并经过个人用QUARTUS的验证,另外一个是奔腾处理器的设计思想
上传时间: 2016-12-26
上传用户:kr770906
资源简介:(2) 主要算法的基本思想: 从题目上来分析我认为这是一个图的最短路径问题。因此决定用Dijkstra算法按路径长度递增的顺序逐步产生最短路径的方法:设置两个顶点的集合T和S,集合S中存放已找到的最短路径的顶点,集合T中存放当前还未找到的最短路径的顶点。...
上传时间: 2015-05-01
上传用户:wpwpwlxwlx
资源简介:用VHDL语言编写的两个四位二进制数相减,其结果会出现进位
上传时间: 2015-08-25
上传用户:daoxiang126
资源简介:以单片机为核心电路。让其在按键的作用下产生0到99的二进制数。用DAC0832作D/A转换器件。转换后的电压作为运放OP0的输入。经过运放扩展得到要求的电压。再经过具有很大电流输出能力的三端稳压lm317扩展电流。使电流也能达到要求的指标。同时单片机还起到驱动...
上传时间: 2015-10-14
上传用户:徐孺
资源简介:程序能够实现将十二位的二进制数5V对应fffH变换成一路0~5V的电压。 精度方面:在使用时上下波动范围大约是0~2fH能保证高位寄存器准确; 调试过程中遇到了一系列问题:(1)p0口的使用需接上拉电阻,内部没有带电阻;(2)调试的过程最好使用单步运行,以便...
上传时间: 2015-11-10
上传用户:一诺88
资源简介:用的基本都是最基础的东西。只在截取字符串和 md5加密上用到了两个javaBeans,由于用的是以前的模版,一个星期就搞定了,总结了上次的经验,在页面调用,代码规范上做了很大的调整,希望对那些初学jsp的人带来一丝启发
上传时间: 2014-08-12
上传用户:ippler8
资源简介:设计一个可进行复数运算的演示程序。要求实现下列六种基本运算:1)由输入的实部和虚部生成一个复数;2)两个复数求和;3)两个复数求差;4)两个复数求积,5)从已知复数中分离出实部;6)从已知复数中分离出虚部。运算结果以相应的复数或实数的表示形式显示。
上传时间: 2013-12-24
上传用户:zhangyi99104144