虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

top-cms

  • 基于CPLD的振弦式传感器的频率测量技术

    基于CPLD的振弦式传感器的频率测量技术,完整版本的论文。摘要:振弦传感器具有谐振频率范围宽的特点。为了在较大频段内实现高精度测量,设计了一种用等精度测频法实现振弦式传感器频率测量的方法。在详细介绍等精度测频的基本原理的基础上,利用大规模可编程逻辑器件(CPLD/FPGA)实现了传感器频率的测量;同时,给出了用VHDL描述语言设计硬件电路的过程。所设计的测频系统具有硬件电路简洁、可靠,单片机控制器程序设计简单、测量速度快、可控性好等特点。实验结果表明,这种测频方法符合设计要求,取得了理想的效果,有较好的应用前景。专辑:理工C(机电航空交通水利建筑能源)专题:电力工业

    标签: 振弦传感器 CPLD 单片机 VHDL 计数器

    上传时间: 2021-12-18

    上传用户:

  • FPGA读取OV5640摄像头数据并通过VGA或LCD屏显示输出的Verilog逻辑源码Quartu

    FPGA读取OV5640摄像头数据并通过VGA或LCD屏显示输出的Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, output                      cmos_scl,          //cmos i2c clock inout                       cmos_sda,          //cmos i2c data input                       cmos_vsync,        //cmos vsync input                       cmos_href,         //cmos hsync refrence,data valid input                       cmos_pclk,         //cmos pxiel clock output                      cmos_xclk,         //cmos externl clock input   [7:0]               cmos_db,           //cmos data output                      cmos_rst_n,        //cmos reset output                      cmos_pwdn,         //cmos power down output                      vga_out_hs,        //vga horizontal synchronization output                      vga_out_vs,        //vga vertical synchronization output[4:0]                 vga_out_r,         //vga red output[5:0]                 vga_out_g,         //vga green output[4:0]                 vga_out_b,         //vga blue output                      sdram_clk,         //sdram clock output                      sdram_cke,         //sdram clock enable output                      sdram_cs_n,        //sdram chip select output                      sdram_we_n,        //sdram write enable output                      sdram_cas_n,       //sdram column address strobe output                      sdram_ras_n,       //sdram row address strobe output[1:0]                 sdram_dqm,         //sdram data enable output[1:0]                 sdram_ba,          //sdram bank address output[12:0]                sdram_addr,        //sdram address inout[15:0]                 sdram_dq           //sdram data);

    标签: fpga ov5640 摄像头

    上传时间: 2021-12-18

    上传用户:

  • 基于FPGA设计的字符VGA LCD显示实验Verilog逻辑源码Quartus工程文件+文档说明

    基于FPGA设计的字符VGA  LCD显示实验Verilog逻辑源码Quartus工程文件+文档说明,通过字符转换工具将字符转换为 8 进制 mif 文件存放到单端口的 ROM IP 核中,再从ROM 中把转换后的数据读取出来显示到 VGA 上,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, //vga output         output                      vga_out_hs, //vga horizontal synchronization          output                      vga_out_vs, //vga vertical synchronization                   output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue );wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;wire                            osd_hs;wire                            osd_vs;wire                            osd_de;wire[7:0]                       osd_r;wire[7:0]                       osd_g;wire[7:0]                       osd_b;assign vga_out_hs = osd_hs;assign vga_out_vs = osd_vs;assign vga_out_r  = osd_r[7:3]; //discard low bit dataassign vga_out_g  = osd_g[7:2]; //discard low bit dataassign vga_out_b  = osd_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0                (clk                        ), .c0                    (video_clk                  ));color_bar color_bar_m0( .clk                   (video_clk                  ), .rst                   (~rst_n                     ), .hs                    (video_hs                   ), .vs                    (video_vs                   ), .de                    (video_de                   ), .rgb_r                 (video_r                    ), .rgb_g                 (video_g                    ), .rgb_b                 (video_b                    ));osd_display  osd_display_m0( .rst_n                 (rst_n                      ), .pclk                  (video_clk                  ), .i_hs                  (video_hs                   ), .i_vs                  (video_vs                   ), .i_de                  (video_de                   ), .i_data                ({video_r,video_g,video_b}  ), .o_hs                  (osd_hs                     ), .o_vs                  (osd_vs                     ), .o_de                  (osd_de                     ), .o_data                ({osd_r,osd_g,osd_b}        ));endmodule

    标签: fpga vga lcd

    上传时间: 2021-12-18

    上传用户:

  • 基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明 DR

    基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明,DRAM选用海力士公司的 HY57V2562 型号,容量为的 256Mbit,采用了 54 引脚的TSOP 封装, 数据宽度都为 16 位, 工作电压为 3.3V,并丏采用同步接口方式所有的信号都是时钟信号。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ps/1psmodule top(input                        clk,input                        rst_n,output[1:0]                  led,output                       sdram_clk,     //sdram clockoutput                       sdram_cke,     //sdram clock enableoutput                       sdram_cs_n,    //sdram chip selectoutput                       sdram_we_n,    //sdram write enableoutput                       sdram_cas_n,   //sdram column address strobeoutput                       sdram_ras_n,   //sdram row address strobeoutput[1:0]                  sdram_dqm,     //sdram data enable output[1:0]                  sdram_ba,      //sdram bank addressoutput[12:0]                 sdram_addr,    //sdram addressinout[15:0]                  sdram_dq       //sdram data);parameter MEM_DATA_BITS          = 16  ;        //external memory user interface data widthparameter ADDR_BITS              = 24  ;        //external memory user interface address widthparameter BUSRT_BITS             = 10  ;        //external memory user interface burst widthparameter BURST_SIZE             = 128 ;        //burst sizewire                             wr_burst_data_req;       // from external memory controller,write data request ,before data 1 clockwire                             wr_burst_finish;         // from external memory controller,burst write finish

    标签: fpga sdram verilog quartus

    上传时间: 2021-12-18

    上传用户:

  • 基于FPGA设计的vga显示测试实验Verilog逻辑源码Quartus工程文件+文档说明 FPGA

    基于FPGA设计的vga显示测试实验Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, //vga output         output                      vga_out_hs, //vga horizontal synchronization          output                      vga_out_vs, //vga vertical synchronization                   output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue );wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;assign vga_out_hs = video_hs;assign vga_out_vs = video_vs;assign vga_out_r  = video_r[7:3]; //discard low bit dataassign vga_out_g  = video_g[7:2]; //discard low bit dataassign vga_out_b  = video_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0(clk), .c0(video_clk));color_bar color_bar_m0( .clk(video_clk), .rst(~rst_n), .hs(video_hs), .vs(video_vs), .de(video_de), .rgb_r(video_r), .rgb_g(video_g), .rgb_b(video_b));endmodule

    标签: fpga vga显示 verilog quartus

    上传时间: 2021-12-19

    上传用户:kingwide

  • 电路设计(英)

    CHAPTER 1: THE OP AMP    CHAPTER 2: OTHER LINEAR CIRCUITS    CHAPTER 3: SENSORS     CHAPTER 4: RF/IF CIRCUITS    CHAPTER 5: FUNDAMENTALS OF SAMPLED DATA SYSTEMS    CHAPTER 6: CONVERTERS     CHAPTER 7: DATA CONVERTER SUPPORT CIRCUITS    CHAPTER 8:  ANALOG FILTERS    CHAPTER 9: POWER MANAGEMENT    CHAPTER 10: PASSIVE COMPONENTS    CHAPTER 11: OVERVOLTAGE EFFECTS ON ANALOG INTEGRATED CIRCUITS    CHAPTER 12: PRINTED CIRCUIT BOARD (PCB) DESIGN ISSUES    CHAPTER 13: DESIGN DEVELOPMENT TOOLS

    标签: 运算放大器 转换器 模拟滤波器

    上传时间: 2021-12-21

    上传用户:wangshoupeng199

  • VK3604A 4按键触摸触控芯片 多种输出方式选择:锁存/直接输出/CMOS输出或者开漏输出

    产品型号:VK3604/VK3604A 产品品牌:VINKA/永嘉微电/永嘉微 封装形式:SOP16/TSSOP16 产品年份:新年份 联 系 人:许先生 深圳市永嘉微电科技有限公司,原厂直销,原装现货更有优势!工程服务,技术支持,让您的生产高枕无忧!QT178 量大价优,保证原装正品。您有量,我有价! 1.概述 VK3604具有4个触摸按键,可用来检测外部触摸按键上人手的触摸动作。该芯片具有较高的 集成度,仅需极少的外部组件便可实现触摸按键的检测。 提供了4路输出功能,可通过IO脚选择输出电平,输出模式,输出脚结构,单键/多键和最 长输出时间。芯片内部采用特殊的集成电路,具有高电源电压抑制比,可减少按键检测错误的 发生,此特性保证在不利环境条件的应用中芯片仍具有很高的可靠性。 此触摸芯片具有自动校准功能,低待机电流,抗电压波动等特性,为各种触摸按键+IO输 出的应用提供了一种简单而又有效的实现方法。 特点 • 工作电压 2.4-5.5V • 待机电流7uA/3.3V,14uA/5V • 上电复位功能(POR) • 低压复位功能(LVR) • 触摸输出响应时间:工作模式 48mS ,待机模式160mS • 通过AHLB脚选择输出电平:高电平有效或者低电平有效 • 通过TOG脚选择输出模式:直接输出或者锁存输出 • 通过SOD脚选择输出方式:CMOS输出或者开漏输出 • 通过SM脚选择输出:多键有效或者单键有效 • 通过MOT脚有效键最长输出时间:无穷大或者16S • 通过CS脚接对地电容调节整体灵敏度(1-47nF) • 各触摸通道单独接对地小电容微调灵敏度(0-50pF). • 上电0.25S内为稳定时间,禁止触摸 • 上电后4S内自校准周期为64mS,4S无触摸后自校准周期为1S • 封装 SOP16(150mil)(9.9mm x 3.9mm PP=1.27mm)

    标签: 3604A 3604 CMOS 输出 VK 按键 开漏输出 触控芯片 方式 锁存

    上传时间: 2021-12-25

    上传用户:2937735731

  • 恒流LED驱动芯片 NU510 PWM调光双色温应用详解

    台湾数能NU510ES是 一款低压线性恒流驱动芯片,高达30V耐压,高精度恒流,低压差,功率电流可外挂电阻任意调节电流至最大350mA,NU510恒流芯片主要应用场景如下:  一般 LED 照明 LCD 背光 商業照明 燈條、燈帶 RGB 裝飾燈 LED  手電筒 RGB  顯示器/指示燈/裝飾燈 LED车灯照明/转向流星灯備註:雙色溫調光調色主要是通過改變 C1、C2 容量的大小,造成 VDD 的上電時間延時不同。多顆電容順序增大,就能產流量燈效果。       NU510提供SOT23-6封装、SOP-8封装两种形式,用户可以根据实际情况灵活选用,通常150mA 以下采用SOT23-6封装,150-350mA采用SOP-8封装。

    标签: led 驱动芯片 nu510

    上传时间: 2022-01-07

    上传用户:shjgzh

  • 电容降压的降压电容器计算

    在各种小电子中,常用到电容降压电路,但如何取电容的容量,则许多电子爱好者并不是很清楚。在电路中可先把降压电容看成是一个电阻,根据电阻分压的原理计算降压电容的等效阻抗,再根据容抗公式,计算出电容的容量。

    标签: 电容 降压

    上传时间: 2022-01-07

    上传用户:trh505

  • MICRO HDMI TF卡 USBTYPE-C USB-侧立式 摄像头FPC-24P OLED屏模

    MICRO HDMI TF卡 USBTYPE-C USB-侧立式 摄像头FPC-24P OLED屏模块AD集成库(原理图库+3D封装库),).IntLib后缀文件,拆分后文件为PcbLib+SchLib格式,Altium Designer原理图库+PCB封装库,已验证使用,可以直接应用到你的项目开发。器件列表:ANT-Rainsun-AP5120AZ1045-04F          BSN20BKR            N-Channel 60 V 2.8 Ohm 310 mW 0.49 nC Surface Mount Trench MosFet - SOT-23ButtonTACT_3x4x2_180ButtonCP2102              USB转TTLESD-0402            ESDHDR2x4_2.54         HeaderLED_0402            LEDLM4871LP2992              LDOMIC                 Micro-HDMI          Conn Micro HDMI RCP 19 POS 0.4mm Solder RA SMD 19 Terminal 1 Port Micro HDMI Embossed T/RNL27WZU04DF         OLED-6432           显示屏OV2640              Header, 24-PinQuantum-Quark-Core  RJ45座              RJ45座RT9011              TF卡座              8脚自弹USB-Type-C-TOP      USB-WiFi-ANTUSB-侧立式          USB A Skt, Upright/Flag, R/A GF, W/kinked shell stake, tray电容-0402           Capacitor电容-0603           Capacitor电阻-0402           Resistor二极管-5B5817WS     40V晶振-4Pin-无源      2520无源选择跳线            Resistor

    标签: usb 摄像头 fpc oled

    上传时间: 2022-01-09

    上传用户: