📚 system verilog技术资料

📦 资源总数:5688
💻 源代码:415554

📚 system verilog全部资料 (5688个)

Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,...

📅