虫虫首页|资源下载|资源专辑|精品软件
登录|注册

jpeg

jpeg(JointPhotographicExpertsGroup)是jpeg标准的产物,该标准由国际标准化组织(ISO)制订,是面向连续色调静止图像的一种压缩标准。[1]jpeg格式是最常用的图像文件格式,后缀名为.jpg或.jpeg。[2]
  • jpeg编解码的FPGA仿真研究.rar

    随着图像声纳技术的发展,对于大数据量图像数据的压缩成为必须要解决的一个课题。本文结合水声图像特点,应用VerilogHDL 语言在Quartus Ⅱ软件环境下设计实现了jpeg基本模式编解码器。 jpeg是国际标准化组织(ISO)和CCITT 联合制定的静态图像的压缩标准,是目前最常使用的图像存储格式。 论文首先介绍了jpeg编码的基本原理,然后根据编码的流程从总体结构上对jpeg编码器进行了模块划分。对于2D—DCT变换采用了行列分离的快速算法;针对水声图像特点采用了DC系数直接编码。以一幅真实的水声图像作为jpeg编码器的测试输入,对编码器输出的码流经过软件编程后正确显示出了jpeg图片,并分析了压缩图像效果和质量。 jpeg解码器采用了和jpeg编码器对称的模块划分,2D—IDCT变换同样采用了行列分离的快速算法;根据jpeg标准中哈夫曼编码的特点,哈夫曼解码采用了浓缩哈夫曼表法,降低了存储资源,提高了解码速度。对经本文设计的jpeg解码器解码后的图片和原图片进行了比较分析,结果表明本设计满足要求。

    标签: jpeg FPGA 编解码

    上传时间: 2013-05-25

    上传用户:sn2080395

  • jpeg压缩编码系统源代码.rar

    jpeg压缩编码系统源代码,入门的新手可以看看,只是个简单的应用。

    标签: jpeg 压缩编码

    上传时间: 2013-07-24

    上传用户:caozhizhi

  • 基于FPGA的jpeg压缩编码的研究与实现.rar

    随着移动终端、多媒体、通信、图像扫描技术的发展,图像应用日益广泛,压缩编码技术对图像处理中大量数据的存储和传输至关重要。同时, FPGA单片规模的不断扩大,在FPGA芯片内实现复杂的数字信号处理系统也成为现实,因此采用FPGA实现图像压缩已成为一种必然趋势。jpeg静态图像压缩标准应用非常广泛,是图像压缩中主要的标准之一。研究jpeg图像压缩在FPGA上的实现,具有广阔的应用背景。 论文从实际工程应用出发,通过设计图像压缩的IP核,完成jpeg压缩算法在FPGA上的实现。首先阐述jpeg基本模式的压缩编码的标准,然后在设计规划过程中,采用SOC的设计思想,给出整个系统的内部结构、层次划分,对各个模块的HDL实现进行详细的描述,最后完成整体验证。方案采用了IP核复用的设计技术,基于Xilinx公司本身的IP核,进行了再次开发。在研究jpeg标准的核心算法DCT的基础上,加以改进,设计了适合器件结构的基于DA算法的DCT变换的IP核。通过结构和算法的优化,提高了速度,减少占用过多的片内资源。 设计基于Xilinx的Virtex- II系列的FPGA的硬件平台,在ISE7.1中编译综合,最后通过Modelsim仿真验证。分辨率为352×288大小的源图像,在不同的压缩等级设置下,均测试通过。仿真验证的结果表明:基于FPGA的jpeg压缩编码占用较少的硬件资源,可在较高的工作频率下运行,设计在速度和资源利用率方面达到了较优的状态,能够满足一般图像压缩的要求。 整个设计可以作为单独的jpeg编码芯片也可以作为IP核添加到其他系统中去,具有一定的使用价值。

    标签: FPGA jpeg 压缩编码

    上传时间: 2013-04-24

    上传用户:nairui21

  • 基于ARM多核平台的打印机jpeg高速解码引擎设计与实现

    大多数现在的PCL打印机驱动程序都是将需要打印的文件(包括图形或者文本)处理成jpeg文件发送到打印机进行打印,因为这样一方面可以减少发送给打印机的数据量,一方面可以极大的简化驱动程序的开发。而在打印机内部,这些jpeg文件又被解码成BMP文件进行进一步的处理。采用这种方式工作的打印机jpeg解码的工作占据了其CPU时间的一半以上,所以jpeg文件解码引擎是打印机的核心之一,提高jpeg的解码速度对于提高打印机的处理能力至关重要。 同时,jpeg文件解码工作是一个计算密集型的作业,主要有两个办法提高它的速度:一个是设计更高效的算法,一个是采用性能更加强劲的CPU设备。在单核CPU的嵌入式环境中,jpeg编解码速度已经几乎到了极限,难有提升的空间,然而近两年多核嵌入式芯片的出现,为大幅度提升它的性能提供了可能。 本文基于嵌入式的Linux平台,采用ARM11 MPCore4核处理器,针对PCL,XL打印机控制语言的jpeg文件解码设计和实现了一个高速引擎,主要内容为: 分析和解码PCL,XL文件,提取出其中的jpeg文件。 对jpeg文件实现并行化解码,在多个处理器核上并行处理,并针对多核处理器构架进行内存读取等方面的优化。 针对多核处理器的特点和优势,设计和实现多线程调度算法。 总结和提取数据,分析多核处理器相对于单核处理器的性能提升。 另外,为便于读者理解,文中简要介绍了ARM(SIMD)指令集,嵌入式汇编以及与硬件相关的一些概念。

    标签: jpeg ARM 多核 打印机

    上传时间: 2013-06-16

    上传用户:scorpion

  • 基于FPGA的jpeg编解码芯片设计

    近年来,随着微电子技术的高速发展,数字图像压缩编码技术的逐渐成熟,实时图象处理在多媒体、HDTV、图像通信等领域有着越来越广泛的应用,图像压缩/解压的IC芯片也已成为多媒体技术的核心,实现这些算法芯片的研究成为信息产业的新热点.该文基于FPGA设计了jpeg图像压缩编解码芯片,通过改进算法优化结构,在合理地利用硬件资源的条件下,有效地挖掘出算法内在的并行性.在jpeg编码器设计中,改进了JEONG的DCT变换算法,采用流水线优化算法解决时间并行性问题,提高了DCT/IDCT模块的运算速度;设计了基于查找表结构的定点乘法器,便于在设计中共享乘法单元,以适应流水线设计的要求;依据Huffman编码表的规律性,采用并行查找表结构,用较少的存储单元完成Huffman编解码的运算,同时也提高了编解码速度.在jpeg解码器设计中,根据Huffman码字本身的特点和jpeg标准,设计了一种Huffman码字分组结构,基于该结构提出分组Huffman查找表及地址编码的设计方法,进而完成了新的快速Huffman解码算法及其模块设计.整个设计及其各个模块都在ALTERA公司的EDA工具QUARTUSII平台上进行了逻辑综合及功能和时序仿真.综合和仿真结果表明,基于FPGA的jpeg图像编解码芯片消耗很少的FPGA硬件资源,达到了较高的工作频率,在速度和资源利用率方面均达到了较优的状态,可满足实时jpeg图像编解码的要求.在逻辑设计的基础上,该设计可以进一步作硬件仿真和实验,将源代码烧录进FPGA芯片,作为独立器件或有自主知识产权的jpeg IP模块,应用于可视电话、手机和会议电视等低成本jpeg编解码系统的实现.

    标签: FPGA jpeg 编解码 芯片设计

    上传时间: 2013-05-31

    上传用户:yuying4000

  • 基于FPGA的jpeg图像压缩芯片设计

    该文探讨了以FPGA(Field Programmable Gates Array)为平台,使用HDL(Hardware Description Language)语言设计并实现符合jpeg静态图象压缩算法基本模式标准的图象压缩芯片.在简要介绍jpeg基本模式标准和FPGA设计流程的基础上,针对jpeg基本模式硬件编码器传统结构的缺点,提出了一种新的改进结构.jpeg基本模式硬件编码器改进结构的设计思想、设计结构和Verilog设计实现在其后章节中进行了详细阐述,并分别给出了改进结构中各个模块的单独测试结果.在该文的测试部分,阐述利用实际图像作为输入,从FPGA的输出得到了正确的压缩图像,计算了相应的图像压缩速度和图象质量指标,并与软件压缩的速度和结果做了对比,提出了未来的改进建议.

    标签: FPGA jpeg 图像压缩 芯片设计

    上传时间: 2013-04-24

    上传用户:Andy123456

  • 基于FPGA的jpeg压缩系统设计与实现

    对弓网故障的检测在列车提速的今天显得尤其重要,原始故障图像数据量的巨大使实时存储和传输故障图像极其困难。jpeg作为一种低复杂度、高压缩比的图像压缩标准在多媒体、网络传输等领域得到广泛的应用。和相同图像质量的其它常用文件格式(如GIF,TIFF,PCX)相比,jpeg是目前静态图像中压缩比最高的。 FPGA以其设计灵活、高速的卓越特性,逐渐成为许多应用中首先器件,尤其是与Verilog和VHDL等语言的结合,大大变革了电子系统的设计方法,加速了系统的设计进程。 本文旨在研究并实现一种实时采集并对特定帧进行压缩传输的方法。通过采用可编程逻辑器件FPGA来实现整个采集、显示、压缩和传输,使系统具有可定制、高速度等优点。 本文首先介绍了开发硬件可编程逻辑门阵列FPGA及其开发语言Veridlog,并介绍了FPGA的设计方法及开发流程;接着介绍了PAL制视频采集的相关知识及设计,其中主要包括基于I2C总线的模拟视频解码控制、视频的数字化ITU-R BT.601标准介绍及视频同步信号的获取、基于SDRAM的视频帧存储、VGA显示控制设计;随后介绍了jpeg标准,并根据故障检测的特点,设计了针对灰度图像压缩的jpeg编码器,设计中先分别对组成jpeg编码器的二维DCT变换模块、量化模块、Z字扫描模块、变换直流系数的差分脉冲编码模块、交流系数的游程编码模块、哈夫曼编码模块及打包模块进行了仿真测试,然后再对整个jpeg编码器进行了测试;最后设计了单帧视频的SRAM缓存,并将缓存的源图像采用本文设计的jpeg编码器进行压缩,再设计一个仅包含发送功能的UART 将压缩后的码流传输到PC机,在PC机上通过将接收的码流以ASCⅡ码的形式还原为采集图片。 本文实现了整个采集压缩系统,同时也进一步验证了本文设计的灰度图像jpeg编码器的正确性。相信本文无论是对弓网故障的图像检测,还是对于jpeg编码器的芯片设计都有一定的参考价值。

    标签: FPGA jpeg 压缩系统

    上传时间: 2013-04-24

    上传用户:cuiqiang

  • 基于FPGA的jpeg实时图像编解码系统

    jpeg是联合图像专家组(Joint Picture Expert Group)的英文缩写,是国际标准化组织(ISO)和CCITT联合制定的静态图像压缩编码标准。jpeg的基于DCT变换有损压缩具有高压缩比特点,被广泛应用在数据量极大的多媒体以及带宽资源宝贵的网络程序中。 动态图像的jpeg编解码处理要求图像恢复质量高、实时性强,本课题就是针对这两个方面的要求展开的研究。该系统由图像编码服务器端和图像解码客户端组成。其中,服务器端实时采集摄像头传送的动态图像,进行jpeg编码,通过网络传送码流到客户端;客户端接收码流,经过jpeg解码,恢复出原始图像送VGA显示。设计结果完全达到了实时性的要求。 本文从系统实现的角度出发,首先分析了系统开发平台,介绍FPGA的结构特点以及它的设计流程和指导原则;然后从jpeg图像压缩技术发展的历程出发,分析jpeg标准实现高压缩比高质量图像处理的原理;针对FPGA在算法实现上的特点,以及jpeg算法处理的原理,按照编码和解码顺序,研究设计了基于改进的DA算法的FDCT和IDCT变换,以及按发生频率进行优化的霍夫曼查找表结构,并且从系统整体上对jpeg编解码进行简化,以提高系统的处理性能。最后,通过分析Nios嵌入式微处理器可定制特性,根据SOPC Builder中Avalon总线的要求,把图像采集,jpeg图像压缩和网络传输转变成用户自定义模块,在SOPC Builder下把用户自定义模块添加到系统中,由Nios嵌入式软核的控制下运行,在FPGA芯片上实现整个jpeg实时图像编解码系统(soc)。 在FPGA上实现硬件模块化的jpeg算法,具有造价低功耗低,性能稳定,图像恢复后质量高等优点,适用于精度要求高且需要对图像进行逐帧处理的远程微小目标识别和跟踪系统中以及广电系统中前期的非线性编辑工作以及数字电影的动画特技制作,对降低成本和提高图像处理速度两方面都有非常重大的现实意义。通过在FPGA上实现jpeg编解码,进一步探索FPGA在数字图像处理上的优势所在,深入了解进行此类硬件模块设计的技术特点,是本课题的重要学术意义所在。

    标签: FPGA jpeg 实时图像 编解码

    上传时间: 2013-04-24

    上传用户:shangdafreya

  • Intel jpeg Library

    ·详细说明:Intel的jpeg开发库 -Intel jpeg development storehouse 文件列表:   Intel jpeg Library   ..................\ijl.h   ..................\ijl.lib   ..................\ijl10.dll   .....

    标签: nbsp Library Intel jpeg

    上传时间: 2013-08-03

    上传用户:维子哥哥

  • 用C语言实现的jpeg编码

    ·文件列表:   c语言完成jpeg编码   .................\jpeg2k   .................\......\jasper-1.700.2.uuid   .................\......\...................\acconfig.h   .................\...

    标签: jpeg C语言 编码

    上传时间: 2013-04-24

    上传用户:Ten_Gallon_Head