MDIO Verilog RTL代码,SOC可以通过MDIO接口来访问外部PHY等慢速外设
上传时间: 2022-06-26
上传用户:
CPLD(复杂可编程逻辑器件)在数字电子技术领域中的应用越来越广泛,尤其适合于新产品的开发与小批量生产,因此深受广大工程技术人员喜爱。本书定位于让初学者从零起步,轻松学会 CPLD 的系统设计技术。本书以 ALTERA 公司的系列芯片为目标载体,简要分析了可编程逻辑器件的结构和特点,以及相应开发软件的使用方法,同时,还用大量篇幅介绍了初学者最容易掌握的Verilog HDL硬件描述语言。本书完全以实战为主、通过实践的方法帮助读者加深理解CPLD 的基本知识。本书附赠光盘一张,光盘中包含了书中所有实验的源程序。本书可供从事各类电子系统设计的广大工程技术人员以及电子爱好者阅读,也可作为电子类专业的教材或教学参考书使用。
标签: cpld verilog hdl
上传时间: 2022-07-11
上传用户:
本书首先概述了数字集成电路发展的历史与未来,指出了硬件描述语言 ( HDL) 在设计数字电路中所起的作用,并系统概要地讲解了Verilog HDL的语法要点。在此基础上,本书以 Verilog HDL为工具,介绍了几种描述电路的方法与技巧, 列举了几个典型电路的描述实例, 然后用80C51单片机、硬盘控制器和PCI总线控制器接口等子系统的设计实例分别讲解了自顶向下的层次化设计方法、同步与异步数据流的控制以及Master/Slave 状态机在总线控制等方面的设寸技巧。文中还对Verilog建模与调试、BJST电路的原理与 Verilog实现做了详细论述, 并提供了具体例子.最后以一个真实ASIC 例子的简单介绍作为全书的结尾。本书是Verilog HDL用于数字电路设计的中高级读本,可作为大专院校计算机、微电子学和半导体专业高年级本科生和研究生的教材.也可作为数字集成电路芯片设计人员的参考书。
标签: 数字电路设计 verilog hdl
上传时间: 2022-07-11
上传用户:
本教程的目的是为了帮助大家进行实战演练,熟悉软硬件的相关知识,而不是为了讲解 Verilog HDL语言。所以在学习本教程之前,大家应先学习Verilog HDL的基本语法知识和编程思想,我也写过一个关于Verilog HDL学习建议的文章,大家可以看一下:http://www.5ifpga.com/viewthread.php?tid=106。里面提到的主要参考书目为:·《Verilog数字系统设计教程(第2版)》,夏宇闻编著,北京航空航天大学出版社。·《Verilog HDL数字设计与综合(第二版)》,Samir Palnitkar编著,夏宇闻译,电子工业出版社。·《数字逻辑基础与Verilog设计(原书第2版)》,STEPHEN BROWN编著,夏宁闻译,机械工业出版社。通过本教程的学习,希望大家能掌握以下要点:·LED的基本工作原理;·Quartusll的基本使用方法和设计流程;·利用CPLD进行数字系统设计的流程和方法;·基于Verilog HDL的设计输入方法。
标签: Verilog-HDL 数字系统 cpld
上传时间: 2022-07-18
上传用户:
软件无线电(Software Defined Radio)是无线通信系统收发信机的发展方向,它使得通信系统的设计者可以将主要精力集中到收发机的数字处理上,而不必过多关注电路实现。在进行数字处理时,常用的方案包括现场可编程门阵列(FPGA)、数字信号处理器(DSP)和专用集成电路(ASIC)。FPGA以其相对较低的功耗和相对较低廉的成本,成为许多通信系统的首先方案。正是在这样的前提下,本课题结合软件无线电技术,研究并实现基于FPGA的数字收发信机。 @@ 本论文主要研究了发射机和接收机的结构和相关的硬件实现问题。首先,从理论上对发射机和接收机结构进行研究,找到收发信机设计中关键问题。其次,在理论上有深刻认识的基础上,以FPGA为手段,将反馈控制算法、反馈补偿算法和前馈补偿算法落实到硬件电路上。同步一直是数字通信系统中的关键问题,它也是本文的研究重点。本文在研究了已有各种同步方法的基础上,设计了一种新的同步方法和相应的接收机结构,并以硬件电路将其实现。最后,针对所设计的硬件系统,本文还进行了充分的硬件系统测试。硬件测试的各项数据结果表明系统设计方案是可行的,基本实现了数字中频收发机系统的设计要求。 @@ 本文中发射机系统是以Altera公司EP2C70F672C6为硬件平台,接收机系统以Altera公司EP2S180F1020C3为硬件平台。收发系统均是在Ouartus Ⅱ 8.0环境下,通过编写Verilog HDL代码和调用Altera IP core加以实现。在将设计方案落实到硬件电路实现之前,各种算法均使用MATLAB进行原理仿真,并在MATLAB仿真得到正确结果的基础上,使用Quartus Ⅱ 8.0中的功能仿真工具和时序仿真工具进行了前仿真和后仿真。所有仿真结果无误后,可下载至硬件平台进行调试,通过Quartus Ⅱ 8.0中集成的SignalTap逻辑分析仪,可以实时观察电路中各点信号的变化情况,并结合示波器和频谱仪,得到硬件测试结果。 @@关键词:SDR;数字收发机;FPGA;载波同步;符号同步
上传时间: 2013-04-24
上传用户:diaorunze
随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控制领域中一类重要的线性分组码,由于它编解码结构相对固定,性能强,不但可以纠正随机差错,而且对突发错误的纠错能力也很强,被广泛应用在数字通信、数据存储系统中,以满足对数据传输通道可靠性的要求。因此设计一款高性能的RS编解码器不但具有很大的应用意义,而且具有相当大的经济价值。 本文首先介绍了线形分组码及其子码循环码、BCH码的基础理论知识,重点介绍了BCH码的重要分支RS码的常用编解码算法。由于其算法在有限域上进行,接着介绍了有限域的有关理论。基于RS码传统的单倍结构,本文提出了一种八倍并行编码及九倍并行解码方案,并用Verilog HDL语言实现。其中编码器基于传统的线性反馈移位寄存器除法电路并进行八倍并行扩展,译码器关键方程求解模块基于修正的欧几里德算法设计了一种便于硬件实现的脉动关键方程求解结构,其他模块均采用九倍并行实现。由于进行了超前运算、流水线及并行处理,使编解码的数据吞吐量大为提高,同时延时更小。 本论文设计了C++仿真平台,并与HDL代码结果进行了对比验证。Verilog HDL代码经过modelsim仿真验证,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上进行综合验证以及静态时序分析,综合软件为QUATURSⅡ V8.0。验证及测试表明,本设计在满足编解码基本功能的基础上,能够实现数据的高吞吐量和低延时传输,达到性能指标要求。本论文在基于FPGA的RS(255,223)编解码器的高速并行实现方面的研究成果,具有通用性、可移植性,有一定的理论及经济价值。
上传时间: 2013-04-24
上传用户:思琦琦
·此书是关于各种DSP的FPGA实现的书,包括DSP算法原理,算法优化,以及FPGA的硬件实现,包括完整的VHDL,Verilog HDL代码!原版教材,市场上没有卖,扫描版,很清晰
上传时间: 2013-05-20
上传用户:bugtamor
简单的一个8位RISC,Verilog HDL代码,类型为pic16c57
上传时间: 2015-04-25
上传用户:xinyuzhiqiwuwu
一个带波形输出的扫频模板systemC源程序, 该程序在SystemCStudio开发平台下生成, 实现systemC仿真、波形显示以及自动生成Verilog HDL代码。
上传时间: 2014-11-22
上传用户:windwolf2000
嵌入式C编程的一本非常值得一看的电子书,其中不但有各项工程的源代码还有代码书写规范,便于工程人员查询阅读
上传时间: 2015-11-11
上传用户:daoxiang126