Pll

共 444 篇文章
Pll 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 444 篇文章,持续更新中。

TPA3116D2数字功放

<p>TPA31xxD2系列产品是用于驱动高达100W/2Q的单声道扬声器的立体声高效、数字放大器功率级。<br/>TPA3130D2的高效率使得它能够在一个单层印刷电路板(PCB)上实现2x15W而无需外部散热片。<br/>TPA3118D2甚至能够在一个双层PCB上在不需要散热片的情况下运行2x30W/8Q。如果需要更高的功率,TPA3116D2在它正面散热垫(PowerPad)上连接一个小型

接收机的设计

<p>本论文是依托“985”工程超宽带全中频比幅比相测向系统研制项目,在原有经典雷达接收机系统设计方案的基础上,结合测向系统的工作原理和测向要求,采用四通道一次变频超外差设计方案,基于MC和MMC器件分模块设计了一个雷达接收机,并对该接收机的频率源进行了研制论文首先针对该接收机系统的指标要求,进行了系统的变频分析以及链路的指标分配和核算,对接收机进行了系统级设计和功能模块规划。</p><p>下变频

ADC模数转换器件Altium Designer AD原理图库元件库

<p>ADC模数转换器件Altium Designer AD原理图库元件库</p><p>SV text has been written to file : 4.4 - ADC模数转换器件.csv</p><p><br/></p><p>Library Component Count : 29</p><p><br/></p><p>Name&nbsp; &nbsp; &nbsp; &nbsp; &nbs

DDS-AD9851和PLL的详细应用(包括单片机的初始化)

<p>DDS-AD9851和PLL的详细应用(包括单片机的初始化)</p><p><br/></p><p>这是一份非常不错的资料,欢迎下载,希望对您有帮助!</p><p><br/></p>

经典IC设计电子书培训教程-数字IC系统设计1102页

<p>经典IC设计电子书培训教程-数字IC系统设计1102页</p><p>1.1 IC系统组成概述  IC系统是什么? 对这个问题, 算法设计工程师、 架 构设计工程师、 电路设计工程师、 版图设计工程师会给 出不同的答案。   算法设计工程师说, IC系统是完成特定功能的硬 件。  架构设计工程师说, IC包括控制、 运算、 存储 部分。   电路设计工程师说, 这是加法器、 乘法器

STM32L053C8T6数据手册

<p>STM32L053C8T6数据手册</p><p>Features • Ultra-low-power platform – 1.65 V to 3.6 V power supply – -40 to 125 °C temperature range – 0.27 µA Standby mode (2 wakeup pins) – 0.4 µA Stop mode (16 wakeup lin

基于FPGA设计的vga显示测试实验Verilog逻辑源码Quartus工程文件+文档说明 FPGA

<p>基于FPGA设计的vga显示测试实验Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。</p><p>module top(</p><p> input&nbsp; &nbsp; &nbsp; &nbsp; &nbsp; &nbsp; &nbsp; &nbsp; &nbsp; &nbsp; &nbsp

基于FPGA设计的字符VGA LCD显示实验Verilog逻辑源码Quartus工程文件+文档说明

<p>基于FPGA设计的字符VGA&nbsp; LCD显示实验Verilog逻辑源码Quartus工程文件+文档说明,通过字符转换工具将字符转换为 8 进制 mif 文件存放到单端口的 ROM IP 核中,再从</p><p>ROM 中把转换后的数据读取出来显示到 VGA 上,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。</p><p>module top

PLL ADF4350_ADF4351 ALTIUM格式原理图

<p>PLL ADF4350_ADF4351 ALTIUM格式原理图</p>

PLL ADF4350单片机驱动源码keil

<p>PLL ADF4350/ADF4351单片机驱动源码,keil打开</p>

ADF4351 带液晶OLED模块

<p>ADF4351&nbsp;PLL初始化模块, 带液晶OLED模块</p>

CD40系列CD45系列集成芯片DATASHEET数据手册170个芯片技术手册资料合集: 4000

<p>CD40系列CD45系列集成芯片DATASHEET数据手册170个芯片技术手册资料合集:</p><p>4000 CMOS 3输入双或非门1反相器.pdf</p><p>4001 CMOS 四2输入或非门.pdf</p><p>4002 CMOS 双4输入或非门.pdf</p><p>4006 CMOS 18级静态移位寄存器.pdf</p><p>4007 CMOS 双互补对加反相器.pdf</p><

PCB中磁珠的原理及使用磁珠的情况全解

<p style="box-sizing: border-box; margin-top: 0px; margin-bottom: 10px; color: rgb(153, 153, 153); font-family: 微软雅黑, 微软雅黑, &quot;PingFang SC&quot;, -apple-system, BlinkMacSystemFont, &quot;Segoe UI&q

PLL锁相环

<span style="color:#333333;font-family:arial, 宋体, sans-serif;font-size:14px;text-indent:28px;white-space:normal;background-color:#FFFFFF;">PLL(Phase Locked Loop): 为锁相回路或</span><a target="_blank" href=

VIP专区-图解实用电子技术丛书19册

<font color="red">资源包含以下内容:</font><br/>1.无线电收音机及无线电路的设计与制作-铃木宪次.pdf<br/>2.晶体管电路设计与制作 单管、双管电路以及各种晶体管应用电路-黑田彻.pdf<br/>3.模拟技术应用技巧101例-稻叶保 .pdf<br/>4.测量电子电路设计 滤波器篇-远坂俊昭.pdf<br/>5.测量电子电路设计—模拟篇.pdf<br/>6.电子

二阶锁相环

采用MATLAB仿真二阶锁相环PLL,仿真环境MATLAB&nbsp;R2016a,包括源码等

costas for gps its a pll tracking used for gps and galileo

costas for gps its a pll tracking used for gps and galileo

thesis related to vlsi area, pll and frequency synthesizer

thesis related to vlsi area, pll and frequency synthesizer

This is an example program showing how to use the LMX2326 chip. The program configures the chip a

This is an example program showing how to use the LMX2326 chip. The program configures the chip and then prompts the user for a channel number. When the channel number is entered, the p

PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定

PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上; 顶层文件是PLL.GDF