虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

MC8051IP核的fpga实现

  • 用fpga实现fft

    用fpga实现fft

    标签: fpga fft

    上传时间: 2013-09-06

    上传用户:菁菁聆听

  • 完整的FPGA连接图和调试源码

    完整的FPGA连接图和调试源码,图是DSN格式,但可以直接拖进PROTEL里打开。

    标签: FPGA 连接 调试 源码

    上传时间: 2013-09-06

    上传用户:lhc9102

  • 基于Avalon总线的8051MCU IP核的设计

    设计了一款基于Avalon总线的8051MCU IP核。它支持MCS-51指令集,优化内部的结构,通过采用流水线技术、指令映射技术、指令预取技术、微代码技术等极大的提高了IP核的工作速度,使IP核在100MHz时钟下,能够单周期执行一条指令。本设计使用Modelsim软件完成了功能仿真和时序仿真,并在以Altera 公司的Cyclone II FPGA芯片为核心的DE2开发板上完成了硬件验证。

    标签: Avalon 8051 MCU 总线

    上传时间: 2013-11-02

    上传用户:gundan

  • 1.3.5 嵌入微处理器的FPGA设计流程

    1.3.5 嵌入微处理器的FPGA设计流程。

    标签: FPGA 嵌入微处理器 设计流程

    上传时间: 2013-11-08

    上传用户:ljj722

  • 基于布隆过滤器的字符串模糊匹配算法的FPGA实现

     深度包检测技术通过对数据包内容的深入扫描和检测,能够有效识别出隐藏在数据包有效载荷内的非法数据,但该技术存在功耗非常大的缺点。针对该问题,提出了采用Bloom Filter(布隆过滤器)进行字符串模糊匹配方式,利用Bloom Filter将信息流中大部分正常流量过滤掉,从而减轻了后端的字符串精确匹配的压力,降低了系统功耗,大大提高了处理速度。

    标签: FPGA 过滤器 字符串 模糊匹配

    上传时间: 2013-11-04

    上传用户:dazhihui66

  • 基于Quartus II免费IP核的双端口RAM设计实例

      QuartusII中利用免费IP核的设计   作者:雷达室   以设计双端口RAM为例说明。   Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;

    标签: Quartus RAM IP核 双端口

    上传时间: 2014-12-28

    上传用户:fghygef

  • 写给小白们的FPGA入门设计实验

      写给小白们的FPGA入门设计实验:   1. 写在前面的话    2   2. Lab 1 : LCD1602 字符显示设计  3   2.1. 摘要   2.2. 内容   2.3. 程序   2.4. 结果(问题,解决,体会)   3. Lab 2 : 4 位减法、加法器设计   3.1. 摘要   3.2. 内容   3.3. 程序   3.4. 结果(问题,解决,体会)   4. Lab 3 :三位二进制乘法器设计   4.1. 摘要   4.2. 内容   4.3. 程序   4.4. 结果(问题,解决,体会)   5. Lab 4 :序列检测器设计   6. Lab 5 :变模计数器设计   

    标签: FPGA 设计实验

    上传时间: 2013-11-05

    上传用户:silenthink

  • Quartus_II的FPGA设计手册

    Quartus_II的FPGA设计手册

    标签: Quartus_II FPGA 设计手册

    上传时间: 2013-10-31

    上传用户:sz_hjbf

  • 堆叠与载入赛灵思打造令人惊叹的FPGA

    堆叠与载入赛灵思打造令人惊叹的FPGA

    标签: FPGA 堆叠 赛灵思

    上传时间: 2013-10-31

    上传用户:朗朗乾坤

  • 采用FPGA实现视频和图像处理设计

    FPGA,图像处理,采用 FPGA 实现视频和图像处理设计。

    标签: FPGA 视频 图像处理

    上传时间: 2013-12-30

    上传用户:Togetherheronce