QuartusII中利用免费IP核的设计
作者:雷达室
以设计双端口RAM为例说明。
Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;
资源简介: QuartusII中利用免费IP核的设计 作者:雷达室 以设计双端口RAM为例说明。 Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;
上传时间: 2014-12-28
上传用户:fghygef
资源简介: QuartusII中利用免费IP核的设计 作者:雷达室 以设计双端口RAM为例说明。 Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;
上传时间: 2013-10-18
上传用户:909000580
资源简介:基于Actel FPGA 的双端口RAM 设计双端口RAM 芯片主要应用于高速率、高可靠性、对实时性要求高的场合,如实现DSP与PCI 总线芯片之间的数据交换接口电路等。但普通双端口RAM 最大的缺点是在两个CPU发生竞争时,有一方CPU 必须等待,因而降低了访问效率。IDT 公...
上传时间: 2013-10-22
上传用户:blacklee
资源简介:基于Actel FPGA 的双端口RAM 设计双端口RAM 芯片主要应用于高速率、高可靠性、对实时性要求高的场合,如实现DSP与PCI 总线芯片之间的数据交换接口电路等。但普通双端口RAM 最大的缺点是在两个CPU发生竞争时,有一方CPU 必须等待,因而降低了访问效率。IDT 公...
上传时间: 2013-10-19
上传用户:18165383642
资源简介:基于Quartus的双端口RAM的完整设计流程,包括建立的工程仿真实现
上传时间: 2014-06-04
上传用户:c12228
资源简介:任意时钟配比的异步fifo.含有synplify ip库中的双端口RAM。用于处理多时钟域问题。
上传时间: 2014-12-04
上传用户:天涯
资源简介:利用vhdl编写的双端口RAM程序,不带数据纠错处理
上传时间: 2016-10-02
上传用户:thinode
资源简介:很精彩的双端口RAM应用笔记,对搞单片机、FPGA的都有帮助。
上传时间: 2017-03-20
上传用户:dongbaobao
资源简介:基于Quartus II 5.0编写的正弦波发生器,可控频率,用vhdl编写的
上传时间: 2014-01-17
上传用户:hjshhyy
资源简介:异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟...
上传时间: 2013-08-08
上传用户:13817753084
资源简介:PCM9880是一块PC/104界面的双端口隔离CAN总线通讯卡,它提供PC与控制器局域网之间的连接。采用高性能的SJA1000控制器和82C250收发器,每个端口工作的波特率可达1Mbps。内置CAN控制器具有总线仲裁和带错误侦测自动重复传输功能,有效的避免了数据丢失,确保了...
上传时间: 2014-01-16
上传用户:Amygdala
资源简介:网络控制器和链路控制器的CPU即是通过读写双端口RAM芯片完成网络层与数据链路层的原语交互。mailbox中写入的是原语的类型,而双端口RAM的其它存储空间则存放各种服务原语的参数。
上传时间: 2015-04-03
上传用户:wpwpwlxwlx
资源简介:双端口RAM的VHDL语言实现。完全在CPLD芯片上测试通过。可以实现对存储器读操作的同时对另外一个空间写操作
上传时间: 2015-10-15
上传用户:sunjet
资源简介:在modolsim平台下仿真完成了一个双端口RAM的实现,希望有用。
上传时间: 2016-01-07
上传用户:牧羊人8920
资源简介:采用Verilog语言描述的FIFO和双端口RAM源代码。
上传时间: 2014-01-19
上传用户:wxhwjf
资源简介:at91rm9200乒乓算法采集两块双端口RAM中的数据存储到SD卡
上传时间: 2013-12-07
上传用户:weiwolkt
资源简介:双端口RAM方式的数据通信,速度非常快!
上传时间: 2014-09-01
上传用户:er1219
资源简介:高速双端口RAM的vhdl实现。包含仿真波形
上传时间: 2016-09-28
上传用户:diets
资源简介:在ucos-ii下用LPC2290的spi端口驱动M65的液晶屏,可以任意开辟区域显示
上传时间: 2014-06-12
上传用户:yd19890720
资源简介:这是在max+plusII环境下编译的双端口存储器模拟实验
上传时间: 2016-12-10
上传用户:z1191176801
资源简介:异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟...
上传时间: 2017-05-27
上传用户:xinzhch
资源简介:这是个双端口双端口RAM的定义,当然读者在此基础上还可以扩充
上传时间: 2014-01-06
上传用户:奇奇奔奔
资源简介:at91rm9200双端口RAM驱动及测试程序,支持信号量抢占,支持连续读取及重定位。
上传时间: 2013-12-24
上传用户:shanml
资源简介:用双端口RAM实现异步fifo,采用格雷码,避免产生毛刺。
上传时间: 2016-10-10
上传用户:lvzhr
资源简介:定制一个双端口RAM,DualPortRAM
上传时间: 2014-02-02
上传用户:15736969615
资源简介:IDT7132/7142 是一种高速 2k×8 双端口静态 RAM,它拥有两套完全独立的 数据、地址和读写控制线。文中分析了双端口 RAM(DPRAM)的设计方案。并 以 IDT7132/7142 为例介绍了双端口 RAM 的时序、竞争和并行通讯接口设计以及 雷达仿真平台中的应用。
上传时间: 2014-01-20
上传用户:royzhangsz
资源简介:设计了一款基于Avalon总线的8051MCU IP核。它支持MCS-51指令集,优化内部的结构,通过采用流水线技术、指令映射技术、指令预取技术、微代码技术等极大的提高了IP核的工作速度,使IP核在100MHz时钟下,能够单周期执行一条指令。本设计使用Modelsim软件完成了功...
上传时间: 2013-11-02
上传用户:gundan
资源简介:基于FPGA的GPIB接口IP核的研究与设计
上传时间: 2013-11-04
上传用户:bensonlly
资源简介:介绍了SoPC(System on a ProgRAMmable Chip)系统的概念和特点,给出了基于PLB总线的异步串行通信(UART)IP核的硬件设计和实现。通过将设计好的UART IP核集成到SoPC系统中加以验证,证明了所设计的UART IP核可以正常工作。该设计方案为其他基于SoPC系统IP核...
上传时间: 2013-11-12
上传用户:894448095
资源简介:基于FPGA的GPIB接口IP核的研究与设计
上传时间: 2013-10-19
上传用户:wudu0932