本文使用实例描述了在 FPGA/CPLD 上使用 VHDL 进行分频器设 计,包括偶数分频、非 50%占空比和 50%占空比的奇数分频、半整数 (N+0.5)分频、小数分频、分数分频以及积分分频。所有实现均可 通过 Synplify Pro 或 FPGA 生产厂商的综合器进行综合,形成可使 用的电路,并在 ModelSim 上进行验证。
上传时间: 2013-12-15
上传用户:从此走出阴霾
protel绘制的图片,占空比可调信号发生器的原理图。
上传时间: 2014-11-28
上传用户:cuibaigao
Verlog HDL 写得一款32路方波发生器,例子是4路可以自己加,相位可调,频率可调,占空比可调。具体参见readme.doc.此处只提供了源码包含顶层模块sgs32.v 子模块dds.v和pll设置模块altp.v及波形驱动文件
上传时间: 2016-12-07
上传用户:daoxiang126
波形发生器设计与总结报告 摘 要:本设计是基于信号发生芯片MAX038的多功能波形发生器。由MAX038、D\A转换,MAX414运算放大器、LCD12864显示、单片机以及外围电路构成的多波形发生器。利用MAX038产生正弦波、三角波、锯齿波、方波的波形,单片机通过D\A转换对MAX038的控制,从而实现频率和占空比的步进调控,在1Hz~2.4MHz内产生任意正弦波、三角波、锯齿波和方波。 采用MAX414和TLC549构成信号放大采样电路,用液晶模块LCD12864可实现实时显示波形的类型、频率、幅度和占空比等功能;。经多次测试,本设计整机具有波形清晰,频率、相位和幅度相对稳定,没有明显的失真,采用键盘输入,LCD显示,操作显示界面简单直观,实现按步进进行调整。 关键词:单片机 MAX038 D\A转换 占空比 LCD12864
上传时间: 2017-01-10
上传用户:xymbian
这是我在ISP编程实验中独立编写的一个采用行为描述方式实现的分频器,通过两个并行进程对输入信号CLK进行8分频,占空比为1:7
上传时间: 2017-01-19
上传用户:xiaohuanhuan
本次课程设计是设计一个具有长时间定时(1小时以上)的电路。该电路的核心部分有2部分 ,一是可调占空比的方波发生器电路;另一个是时间控制电路。这两部分应用的主要元件都是555定时器,可调占空比的方波发生器电路是应用555定时器连接的多谐振荡器,时间控制电路是应用555定时器连接的单稳态触发器。该长时间定时器设计思路清晰,电路连接简单,性价比高,有很大的实用价值。
上传时间: 2017-01-26
上传用户:chens000
资料为主从控制的LED七彩灯,主机通过RS485控制三个LED的占空比,实现七彩变化,有于建筑夜景。
上传时间: 2014-01-21
上传用户:shawvi
在开发过程中,通常要进行时钟可靠性测试,主要有相位的变化 、占空比的变化。本代码实现了时钟相位变化和占空比的变化。
标签: 过程
上传时间: 2013-12-23
上传用户:924484786
FPGA开发经常用到分频,分频固然简单,但是本程序可以实现任意占空比任意分频,用verilog编写,非常好用。
上传时间: 2017-04-25
上传用户:caiiicc
实现任意奇数偶数分频的 模块 ,而且占空比为50 ,本人一直在用,很好用!
上传时间: 2014-01-11
上传用户:zhuyibin