根据观测对象的不同,光伏电池的最大功率点跟踪(MPPT)方法可以分为基于输入参数和基于输出参数两种。为了深入分析两种控制方法的动、静态特性,本文以Boost 拓扑为最大功率跟踪电路,选用简单有效的扰动观测方法,利用开关平均法建立系统小信号模型,通过求解占空比扰动至输入、输出观测对象之间的小信号传递函数,对比分析了基于输入参数和输出参数MPPT 系统的动态特性。分析结果利于合理选择最大功率控制方法,优化系统参数,指导占空比扰动步长和扰动观测周期的选取。
上传时间: 2014-01-02
上传用户:VRMMO
提出了一种24V/15A 直流变换器的设计方法。主电路采用推挽正激电路,通过在传统推挽电路的基础上增加一个箝位电容,起到抑制偏磁和开关管关断电压尖峰的作用。控制采用峰值电流控制方式(Peak CurrentControlled Model,简称PCCM),为了克服其对占空比要求的限制,加入了斜坡补偿环节。在进行详细的理论分析基础上,给出了主电路和控制电路一些关键参数的设计步骤;最后通过原理样机的研制,验证了理论分析的正确性。
上传时间: 2013-10-23
上传用户:dick_sh
在DCM状态下选择:Uin-电源输入直流电压Uinmin-电源输入直流电压最小值D-占空比Np-初级绕组匝数Lp-初级绕组电感量Ae-磁芯有效面积Ip-初级峰值电流f-开关频率Ton-开关管导通时间I-初级绕组电流有效值η-开关电源效率J-电流密度
上传时间: 2013-12-16
上传用户:我们的船长
设计了一种基于两片AVR单片机的交通诱导屏显示单元控制系统,该系统由通信模块、显示控制模块和开关模块3部分组成。单片机A用于以RS-485的通信方式接收数据和应答主机,把处理好的数据发送到I/O口并写入EEPROM中,再通知单片机B读取数据。单片机B接收到数据后控制LED显示,通过调节驱动LED电流占空比的方式调节LED的亮度。给出了控制系统的硬件和软件设计方案。
上传时间: 2013-10-13
上传用户:wenyuoo
概述 BL35P02R是一款低功耗8位OTP型微控制器单元(MCU),并带有内置高精度振荡器,及一个可直接驱动红外发射管的遥控码输出口,适用于各类家电(如电视、VCD机等)的红外遥控器。 主要特点 8位CISC结构CPU(MotorolaHC05兼容)最多可支持16个通用IO口和1个输入口1个8位定时/计数器9路键盘中断(KBI)1路遥控码输出口(IROUT),8种载波频率可选(1/3占空比),驱动能力强(>300mA)外接晶振325K-8MHz/内置RC振荡4MHz(偏差≤5%,0-40℃,2.0-3.6V工作电压范围内)低功耗设计(待机功耗<1uA@3V)32byteRAM(含堆栈)2K*8bitOTPROMOTP数据加密功能工作电压2.0-5.5V封装形式:SOP20(300mil)/SOP18(300mil)/SOP16(150mil)
上传时间: 2013-10-12
上传用户:z240529971
概述 BL35P02是一款低功耗8位OTP型微控制器单元(MCU),适用于各类家电(如电视、VCD机等)的红外遥控器。 主要特点 8位CISC结构CPU(MotorolaHC05兼容)15个通用IO口1个8位定时/计数器9路键盘中断(KBI)1路遥控码输出口(IROUT),8种载波频率可选(1/3占空比)外接晶振325K-8MHz低功耗设计(待机功耗<1uA@3V)32byteRAM(含堆栈)2K*8bitOTPROMOTP数据加密功能工作电压2.0-5.5V封装形式:SOP20(300mil)/SSOP20(200mil)/SOP16(150mil)
上传时间: 2013-11-06
上传用户:894448095
影响单片机系统运行稳定性的因素可大体分为外因和内因两部分1. 外因 射频干扰它是以空间电磁场的形式传递在机器内部的导体引线或零件引脚感生出相应的干扰可通过电磁屏蔽和合理的布线/器件布局衰减该类干扰 电源线或电源内部产生的干扰它是通过电源线或电源内的部件耦合或直接传导可通过电源滤波隔离等措施来衰减该类干扰2. 内因 振荡源的稳定性主要由起振时间频率稳定度和占空比稳定度决定起振时间可由电路参数整定稳定度受振荡器类型温度和电压等参数影响 复位电路的可靠性
上传时间: 2013-10-24
上传用户:AbuGe
基于Altera公司FPGA芯片EP2C8Q208,嵌入MC8051 IP Core,用C语言对MC8051 IP Core进行编程,以其作为控制核心,实现系统控制。在FPGA芯片中,利用Verilog HDL语言进行编程,设计了以MC8051 IP Core为核心的控制模块、计数模块、锁存模块和LCD显示模块等几部分,实现了频率的自动测量,测量范围为0.1Hz~50MHz,测量误差0.01%。并实现测频率、周期、占空比等功能。
上传时间: 2013-10-14
上传用户:1214209695
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构,从而使全局时钟到达芯片内部的所有可配置单元(CLB)、I/O单元 (IOB)和选择性块RAM(Block Select RAM)的时延和抖动都为最小。为了适应复杂设计的需要,Xilinx的FPGA中集成的专用时钟资源与数字延迟锁相环(DLL)的数目不断增加,最新的 Virtex II器件最多可以提供16个全局时钟输入端口和8个数字时钟管理模块(DCM)。与全局时钟资源相关的原语常用的与全局时钟资源相关的Xilinx器件原语包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如图1所示。
上传时间: 2014-01-01
上传用户:maqianfeng
因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms频率为周期的倒数,f=1/T=1/0.01s=100HZ,占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%.
上传时间: 2013-10-31
上传用户:angle