基于FPGA设计的字符VGA LCD显示实验Verilog逻辑源码Quartus工程文件+文档说明,通过字符转换工具将字符转换为 8 进制 mif 文件存放到单端口的 ROM IP 核中,再从ROM 中把转换后的数据读取出来显示到 VGA 上,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input clk, input rst_n, //vga output output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b //vga blue );wire video_clk;wire video_hs;wire video_vs;wire video_de;wire[7:0] video_r;wire[7:0] video_g;wire[7:0] video_b;wire osd_hs;wire osd_vs;wire osd_de;wire[7:0] osd_r;wire[7:0] osd_g;wire[7:0] osd_b;assign vga_out_hs = osd_hs;assign vga_out_vs = osd_vs;assign vga_out_r = osd_r[7:3]; //discard low bit dataassign vga_out_g = osd_g[7:2]; //discard low bit dataassign vga_out_b = osd_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0 (clk ), .c0 (video_clk ));color_bar color_bar_m0( .clk (video_clk ), .rst (~rst_n ), .hs (video_hs ), .vs (video_vs ), .de (video_de ), .rgb_r (video_r ), .rgb_g (video_g ), .rgb_b (video_b ));osd_display osd_display_m0( .rst_n (rst_n ), .pclk (video_clk ), .i_hs (video_hs ), .i_vs (video_vs ), .i_de (video_de ), .i_data ({video_r,video_g,video_b} ), .o_hs (osd_hs ), .o_vs (osd_vs ), .o_de (osd_de ), .o_data ({osd_r,osd_g,osd_b} ));endmodule
上传时间: 2021-12-18
上传用户:
基于FPGA设计的vga显示测试实验Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input clk, input rst_n, //vga output output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b //vga blue );wire video_clk;wire video_hs;wire video_vs;wire video_de;wire[7:0] video_r;wire[7:0] video_g;wire[7:0] video_b;assign vga_out_hs = video_hs;assign vga_out_vs = video_vs;assign vga_out_r = video_r[7:3]; //discard low bit dataassign vga_out_g = video_g[7:2]; //discard low bit dataassign vga_out_b = video_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0(clk), .c0(video_clk));color_bar color_bar_m0( .clk(video_clk), .rst(~rst_n), .hs(video_hs), .vs(video_vs), .de(video_de), .rgb_r(video_r), .rgb_g(video_g), .rgb_b(video_b));endmodule
标签: fpga vga显示 verilog quartus
上传时间: 2021-12-19
上传用户:kingwide
中颖单片机规格书,请大家看看看有没有对你有没有帮助集成8路触摸按键,12位PWM和12位ADC的增强型8051微控制器
上传时间: 2022-01-01
上传用户:
本软件为icircuit v1.11.2,适用于Android平台。icircuit是一款电路仿真设计程序,无论你是学生,计算机业余爱好者还是工程师,这都将是你最好的模拟工具。你可以使用它将任何支持的仿真元器件连接在一起,并各自设置其属性。软件介绍:iCircuit不像其他的模拟程序需要静止测量或者花费很长时间来设置参数。仅需简单的几步操作,就可以媲美花费很多时间连接好的实际电路!我们提供了超过30种元件来建立你的仿真电路,从简单的电阻、电容,到MOS管、FET管和数字门元件,一应俱全。模拟程序可以使用模拟的万用表来探测电路的参数,并即时显示电压和电流。如果你想看到电路参数如何随着时间的推移而变化,你可以使用内置的示波器来观察。我们的示波器还支持同时跟踪多个信号并描绘在同一个坐标系中,非常易于观察比较支持元件:* 信号发生器,电压源,电流源* 电阻,电容,电感* SPST/ SPDT开关,按钮,继电器* 二极管,晶体管,MOSFET* 扬声器,麦克风,蜂鸣器,直流电动机和LED* ADC和DAC* 逻辑门:与,或,非,或非,异或* JK触发器和D触发器* 377400系列* 7段显示器和驱动程序
上传时间: 2022-01-06
上传用户:
STC新出芯片,多串口,ADC, USB,SPI全都有,使用方便
标签: stc
上传时间: 2022-01-13
上传用户:wangshoupeng199
基于ep3c10e144 FPGA +双核8位AD928设计的双通道示波器quartus8.0 verilog 工程源码+ PDF硬件原理图,双通道示波器应用到FPGA主控与双核8位AD9288,AD9288是一款双核8位单芯片采样模数转换器(ADC),内置片内采样保持电路,专门针对低成本、低功耗、小尺寸和易用性进行了优化。AD9288采用100 MSPS转换速率工作,在整个工作范围内都具有出色的动态性能。每个通道均可以独立工作通道数:2通道模拟带宽:30MHz采样率:双通道,每125Msps垂直精度:8bit存储深度:每通道不小于8KB电压灵敏度:10mv/div~5v/div(1:1探头)扫速范围:100ns/div~5s/divFFT功能:1024点FFTX-Y功能触发方式:单次、正常、自动,触发电压可调并带有超前触发功能480*320/3.5寸高分辨率液晶显示器。工作电压:6.2V~9V,推荐使用8V稳压电源
标签: ep3c10e144 fpga ad928 示波器 quartus
上传时间: 2022-01-21
上传用户:
ADS8329 Verilog fpga 驱动源码,2.7V 至 5.5V 16 位 1MSPS 串行模数转换器 ADC芯片ADS8329数据采集的verilog代码,已经用在工程中,可以做为你的设计参考。( input clock, input timer_clk_r, input reset, output reg sample_over, output reg ad_convn, input ad_eocn, output reg ad_csn, output reg ad_clk, input ad_dout, output reg ad_din, output reg [15:0] ad_data_lock);reg [15:0] ad_data_old;reg [15:0] ad_data_new; reg [19:0] ad_data_temp; reg [15:0] ad_data;reg [4:0] ad_data_cnt;reg [4:0] ad_spi_cnt; reg [5:0] time_dly_cnt; parameter [3:0] state_mac_IDLE = 0, state_mac_0 = 1, state_mac_1 = 2, state_mac_2 = 3, state_mac_3 = 4, state_mac_4 = 5, state_mac_5 = 6, state_mac_6 = 7, state_mac_7 = 8, state_mac_8 = 9, state_mac_9 = 10, state_mac_10 = 11, state_mac_11 = 12, state_mac_12 = 13, state_mac_13 = 14, state_mac_14 = 15; reg [3:0] state_curr;reg [3:0] state_next;
上传时间: 2022-01-30
上传用户:1208020161
模拟看门狗特性允许应用程序检测输入电压是否超出用户定义的高低阈值,用户可以预先设定个模拟看门狗的上下限电压值,一旦采集到的电压超出该上下限,将会触发模拟看门狗中断。模拟看门狗一般用于检测单个的常规或注入转换通道,或同时检测所有的常规和注入通道。
上传时间: 2022-02-22
上传用户:
常用继电器 Altium Designer AD原理图库+PCB封装库2D3D元件库文件原理图列表:CSV text has been written to file : 继电器.csvLibrary Component Count : 37Name Description----------------------------------------------------------------------------------------------------ATQ203 12V两组转换G4A-1A-E-12VD 12V一组常开G4A-1A-E-24VD 24V一组常开G4A-1A-E-5VD 5V一组常开G6K-2F-Y 两组转换-信号型HF32F/12-HS 12V一组常开HF32F/5-HS 5V一组常开HF46F/12-HS1 12V一组常开HF46F/24-HS1 24V一组常开HF46F/5-HS1 5V一组常开HF46F/9-HS1 9V一组常开HFD3 超小型两组转换HFD42 超小型两组转换HFKW-012-1ZW 12V一组转换HK19F-DC-12V 12V两组转换HK19F-DC-24V 24V两组转换HK19F-DC-5V 5V两组转换HK19F-DC-9V 9V两组转换HK4100F 一组转换HRS1H-S-DC5V 5V一组转换HRS2H-S-DCSV-N_X 5V两组转换JTKW-012-1HW-S 12V一组常开JTKW-012-1ZW-S 12V一组转换JZC-23F(12VDC) 12V单路双控JZC-23F(5VDC) 5V单路双控MKT6-S-12DH 12V一组常开SLA-05VDC-SL-A 5V一组常开SLA-12VDC-SL-A 12V一组常开SLA-24VDC-SL-A 24V一组常开SPA-S-112DM 12V一组常开SRD-05VDC-SL-C 5V一组转换SRD-09VDC-SL-C 9V一组转换SRD-12VDC-SL-C 12V一组转换SRD-24VDC-SL-C 24V一组转换SRD-S-105D 5V一组转换SRD-S-112D 12V一组转换TA-1a 一组常开PCB封装列表:PCB Library : 继电器.PcbLibDate : 2020/12/28Time : 17:25:41Component Count : 51Component Name012-1HW_BK012-1HW_W012-1ZW_BK012-1ZW_WATQ203G4A-1A-EG6K-2F-YHF46-xx-HS1HFD3-DIPHFD3-SMDHFD42HFD42-SHFD42-S1HK19F-DCHK4100FHRS1HHRS2HJQX-14FC-1A_BKJQX-14FC-1A_WJQX-14FC-1AH_BKJQX-14FC-1AH_WJQX-14FC-1B_BKJQX-14FC-1B_WJQX-14FC-1BH_BKJQX-14FC-1BH_WJQX-14FC-1C_BKJQX-14FC-1C_WJQX-14FC-1CH_BKJQX-14FC-1CH_WJQX-14FC-2A_BKJQX-14FC-2A_WJQX-14FC-2B_BKJQX-14FC-2B_WJQX-14FC-2C_BKJQX-14FC-2C_WJZC-23F(4123)JZC-32F_1HJZC-32F_1ZMKT6-S-12DHSLA-xxVDC-SL-ASPA-S-112DMSRD-A_BSRD-A_BKSRD-A_YSRD-B_BSRD-B_BKSRD-B_YSRD-C_BSRD-C_BKSRD-C_YTA-1a
标签: 继电器 Altium Designer
上传时间: 2022-03-13
上传用户:
如题。程序驱动包含I2C、PWM、SPI、多路ADC与DMA、编码器输入捕获、外部中断、通信协议、IAP升级、PID、freertos操作系统等 代码注释清晰、代码规范 stm32f103ev工程 硬件驱动包括陀螺仪姿态bmi160、电源管理bq24773等
上传时间: 2022-03-18
上传用户:fliang