使用vriloge硬件描述语言设计数字频率计,其对于高频测量精确,可测范围0—99999999HZ,在MAX+PLUSII中运行通过并在实验箱上运行通过达到要求
上传时间: 2016-08-29
上传用户:无聊来刷下
基于等精度测量原理的频率计,AT89S52和CPLD,有详细注释。测量准确。
上传时间: 2013-12-03
上传用户:czl10052678
本文用VHDL在CPLD器件上实现一种8 b数字频率计测频系统,能够用十进制数码显示被测信号的频率,不仅能够测量正弦波、方波和三角波等信号的频率,而且还能对其他多种物理量进行测量。具有体积小、可靠性高、功耗低的特点。
上传时间: 2013-12-18
上传用户:sy_jiadeyi
频率合成器实例模块(VHDL编写)
上传时间: 2014-01-18
上传用户:dapangxie
统计英文字母字母组合出现的频率,并有较为详细的模型。
上传时间: 2013-12-12
上传用户:凤临西北
verilog设计的4位频率计,可以测量方波、三角波、正弦波;测量范围10Hz~10MHz,测量分辨率1Hz,测量误差1 Hz;测量通道灵敏度50mv
上传时间: 2013-12-30
上传用户:diets
频率计,有3个档位可通过键SW0、SW1、SW2来选择量程。
标签: 频率计
上传时间: 2013-12-23
上传用户:ZJX5201314
详细介绍了(同步信号块处理)方法在静态软件接收机数据处理方面的应用。首先说明了的基本思想,然后具体介绍了捕获时根据相位差求精频的方法,以及在跟踪时使用理想相关方法进行码跟踪,使用相位差方法频率跟踪的详细过程,最后,在一个码周期内数字化码非整数的采样率下,提出了首尾相接的改进方法,成功实现了软件数据的跟踪。
上传时间: 2014-01-10
上传用户:lhc9102
介绍了一种基于锁频锁相环(FPLL)的载波跟踪算法。频率跟踪模块可以适应较大动态范围的频率变化,基于软件的数控振荡器(NCO)模块可以达到极高的频率跟踪精度。由于有锁频环的频率牵引,锁相环路滤波器可以设计得很窄,具有很好的抑噪性能,满足精确跟踪载波相位的要求。因此,该基于FPLL的载波跟踪算法可以适应信号存在较大的动态范围和噪声干扰的应用环境;同时,其鉴频鉴相算法表达式简单,易于用可编程数字器件实现。
上传时间: 2014-01-23
上传用户:569342831
c51 频率表 可测30----1000hz 信号频率 使用中断来计数信号单位时间内数量,测得频率
上传时间: 2014-03-10
上传用户:lwwhust