虫虫首页|资源下载|资源专辑|精品软件
登录|注册

赛灵思

Xilinx(赛灵思)是全球领先的可编程逻辑完整解决方案的供应商。Xilinx研发、制造并销售范围广泛的高级集成电路、软件设计工具以及作为预定义系统级功能的IP(IntellectualProperty)核。
  • Basys3入门指导手册

    使用赛灵思一款开发板,Basys3,基于Vivado软件的FPGA入门手册。

    标签: Basys3 手册

    上传时间: 2017-11-01

    上传用户:wshky

  • z7000系列开发资料之一

    赛灵思z系列设计指南开发移植。

    标签: z7000 开发资料

    上传时间: 2018-09-18

    上传用户:oxecs

  • 赛灵思原语

    原语是 Xilinx 针对其器件特征开发的一系列常用模 块的名字,用户可以将其看成 Xilinx 公司为用户提供的库函数,类似于 C++ 中的“cout”等关键字,是芯片中的基本元件,代表 FPGA 中实际拥有的硬件逻 辑单元

    标签: xilinx原语的使用方法

    上传时间: 2019-06-19

    上传用户:popo

  • FPGA开发全攻略(下册)

    FPGA开发全攻略(下册) 如何克服 FPGA I/O 引脚分配挑战 作者:Brian Jackson  产品营销经理Xilinx, Inc.  brian.jackson@xilinx.com 对于需要在 PCB 板上使用大规模 FPGA 器件的设计人员来说,I/O 引脚分配是必须面对的众多挑战之一。  由于众多原因,许多设计人员发表为大型 FPGA 器件和高级 BGA 封装确定 I/O 引脚配置或布局方案越来越困难。  但是组合运用多种智能 I/O 规划工具,能够使引脚分配过程变得更轻松。  在 PCB 上定义 FPGA 器件的 I/O 引脚布局是一项艰巨的设计挑战,即可能帮助设计快速完成,也有可能造 成设计失败。 在此过程中必须平衡 FPGA 和 PCB 两方面的要求,同时还要并行完成两者的设计。 如果仅仅针 对 PCB 或 FPGA 进行引脚布局优化,那么可能在另一方面引起设计问题。  为了解引脚分配所引起的后果,需要以可视化形式显示出 PCB 布局和 FPGA 物理器件引脚,以及内部 FPGA I/O 点和相关资源。 不幸的是,到今天为止还没有单个工具或方法能够同时满足所有这些协同设计需求。  然而,可以结合不同的技术和策略来优化引脚规划流程并积极采用 Xilinx® PinAhead 技术等新协同设计工 具来发展出一套有效的引脚分配和布局方法。 赛灵思公司在 ISE™ 软件设计套件 10.1 版中包含了 PinAhead。  赛灵思公司开发了一种规则驱动的方法。首先根据 PCB 和 FPGA 设计要求定义一套初始引脚布局,这样利 用与最终版本非常接近的引脚布局设计小组就可以尽可能早地开始各自的设计流程。 如果在设计流程的后期由 于 PCB 布线或内部 FPGA 性能问题而需要进行调整,在采用这一方法晨这些问题通常也已经局部化了,只需要 在 PCB 或 FPGA 设计中进行很小的设计修改。

    标签: FPGA开发全攻略

    上传时间: 2022-03-28

    上传用户:默默

  • fpga 边缘检测

    fpga实现边缘检测  使用普通ram实现  赛灵思开发板也适用

    标签: fpga 边缘检测

    上传时间: 2022-03-29

    上传用户:canderile

  • FPGA开发全攻略-工程师创新设计宝典-基础篇+技巧篇-200页

    FPGA开发全攻略-工程师创新设计宝典-基础篇+技巧篇-200页第一章、为什么工程师要掌握FPGA开发知识?作者:张国斌、田耘2008 年年初,某著名嵌入式系统IT 公司为了帮助其产品售后工程师和在线技术支持工程师更好的理解其产品,举行了ASIC/FPGA 基础专场培训.由于后者因为保密制度而只能接触到板级电路图和LAYOUT,同时因ASIC/FPGA 都是典型的SoC 应用,通常只是将ASIC/FPGA 当作黑盒来理解,其猜测性读图造成公司与外部及公司内部大量的无效沟通.培训结束后, 参与者纷纷表示ASIC/FPGA 的白盒式剖析极大提高了对产品的理解,有效解决了合作伙伴和客户端理解偏异性问题,参加培训的工程师小L 表示:“FPGA 同时拥有强大的处理功能和完全的设计自由度,以致于它的行业对手ASIC 的设计者在做wafer fabrication 之前, 也大量使用FPGA 来做整个系统的板级仿真,学习FPGA 开发知识不但提升了我们的服务质量从个人角度讲也提升了自己的价值。”实际上,小L 只是中国数十万FPGA 开发工程师中一个缩影,目前,随着FPGA 从可编程逻辑芯片升级为可编程系统级芯片,其在电路中的角色已经从最初的逻辑胶合延伸到数字信号处理、接口、高密度运算等更广阔的范围,应用领域也从通信延伸到消费电子、汽车电子、工业控制、医疗电子等更多领域,现在,大批其他领域的工程师也像小L 一样加入到FPGA 学习应用大军中。未来,随着FPGA 把更多的硬核如PowerPC™ 处理器等集成进来,以及采用新的工艺将存储单元集成,FPGA 越来越成为一种融合处理、存储、接口于一体的超级芯片,“FPGA 会成为一种板级芯片,未来的电子产品可以通过配置FPGA 来实现功能的升级,实际上,某些通信设备厂商已经在尝试这样做了。”赛灵思公司全球资深副总裁汤立人这样指出。可以想象,未来,FPGA 开发能力对工程师而言将成为类似C 语言的基础能力之一,面对这样的发展趋势,你还能简单地将FPGA 当成一种逻辑器件吗?还能对FPGA 的发展无动于衷吗?电子

    标签: fpga

    上传时间: 2022-04-30

    上传用户:fliang

  • 4颗DDR4参考PCB

    赛灵思原厂提供的ZCU芯片带4颗DDR4的设计PCB,提供给有需要的朋友参考。

    标签: ddr4 pcb

    上传时间: 2022-05-19

    上传用户:2431247090

  • OFDM通信系统完整的收发Verilog代码

    基于赛灵思fpga的ofdm通信系统基带处理的源代码,包含收发部分!

    标签: ofdm verilog

    上传时间: 2022-06-22

    上传用户:shjgzh

  • ISPLEVER CLASSIC0

    在为所有 Xilinx® Virtex®-6 和 Spartan®-6 FPGA 产品系列提供全面生产支持的同时,ISE 12 版本作为业界唯一一款领域专用设计套件,不断发展和演进,可以为逻辑、数字信号处理(DSP)、嵌入式处理以及系统级设计提供互操作性设计流程和工具配置。此外,赛灵思还在 ISE 12 套件中采用了大量软件基础架构,并改进了设计方法,从而不仅可缩短运行时间,提高系统集成度,而且还能在最新一代器件产品系列和目标设计平台上扩展 IP 互操作性

    标签: 电子技术 模电 数电

    上传时间: 2013-04-15

    上传用户:eeworm

  • XILINX VIVADO 2013.4

    Vivado设计套件,是FPGA厂商赛灵思公司2012年发布的集成设计环境。包括高度集成的设计环境和新一代从系统到IC级的工具,这些均建立在共享的可扩展数据模型和通用调试环境基础上。集成的设计环境——Vivado设计套件包括高度集成的设计环境和新一代从系统到IC级的工具,这些均建立在共享的可扩展数据模型和通用调试环境基础上。

    标签: CO2 高功率 激光器

    上传时间: 2013-06-20

    上传用户:eeworm