通过VHDL语言编写的计数器程序,可以在一吗器显示管上分段显示小时,分,秒,并且可以分别清零
上传时间: 2013-12-16
上传用户:s363994250
计数器 同步异步预置数清零 verilog hdl 编写
上传时间: 2013-12-18
上传用户:凤临西北
我自己写的带有异步清零端的8位可预置移位寄存器
上传时间: 2015-08-12
上传用户:凤临西北
b to b 模式 电子商务系统 ,c# 开发 , B/S结构
上传时间: 2014-01-20
上传用户:hanli8870
用VHDL语言编的带有异步清零功能的十进制计数器
上传时间: 2015-08-25
上传用户:lhc9102
智能交通灯控制系统 一.任务(2)可以通过按键来使芯片内部清零,再由键盘输入红、 设计制作基于新型规则的可编程交通控制系统,其中包黄、绿、左转、右转及人行道的放行时间,其规则应补充合理 包括人行道,左转,右转,以及原有的交通灯的功能。示意图如 (可参照交警现行的交通规则制定)。 (3)若有交通异常情况,可以通过按键处理目前的紧急状态。: 2.发挥部分
上传时间: 2013-12-21
上传用户:h886166
用VHDL编的移位寄存器,具有置位,清零,装载,方向功能.~
上传时间: 2013-12-26
上传用户:小鹏
电子天平数据采集vb源程序 天平型号:双杰G&G电子 实现功能 清零 计数 换单位 自动采集
上传时间: 2015-11-06
上传用户:爱死爱死
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。 一、 功能说明 已完成功能 1. 完成秒/分/时的依次显示并正确计数; 2. 秒/分/时各段个位满10正确进位,秒/分能做到满60向前进位; 3. 定时闹钟:实现整点报时,又扬声器发出报时声音; 4. 时间设置,也就是手动调时功能:当认为时钟不准确时,可以分别对分/时钟进行调整; 5. 利用多余两位数码管完成秒表显示:A、精度达10ms;B、可以清零;C、完成暂停 可以随时记时、暂停后记录数据。 待改进功能: 1. 闹钟只是整点报时,不能手动设置报时时间,遗憾之一; 2. 秒表不能向秒进位,也就是最多只能记时100ms; 3. 秒表暂停记录数据后不能在原有基础上继续计时,而是复位重新开始。 【注意】秒表为后来添加功能,所以有很多功能不成熟!
上传时间: 2014-01-02
上传用户:LIKE
基于vhdl的数字钟 有闹钟,秒表,时钟,日期等功能 秒表可以开始,暂停,清零, 时钟可以设置时间, 还可以设置日期
上传时间: 2013-12-20
上传用户:541657925