用 FPGA实现了二维离散余弦变换和逆变换,结构设计采用行列分解法,乘法器采用移位求和的方法实现,并且采用流水线结构设计,提高处理核的性能
上传时间: 2017-07-17
上传用户:leixinzhuo
累加器,一个加法器和一个寄存器构成的累加器,其用途是用于DDS技术的相位累加器
标签: 累加器
上传时间: 2017-08-01
上传用户:zq70996813
用verilog设计的FIR滤波器。滤波器需要很快的处理速度,所以采用了wallace树算法,超前进位加法器等等
上传时间: 2017-08-03
上传用户:hebmuljb
EDA课程设计,简单的EDA编程,包括计数器,加法器和触发器的应用
上传时间: 2017-08-07
上传用户:change0329
一个verilog的源码程序,用于加法器实验程序
上传时间: 2013-12-17
上传用户:www240697738
实现17位加法,利用一个16位超前进位加法器和一个一位全加器构成的一个有进位输入和进位输出的17加法器,并且16位加法器利用的使四位超前进位加法器构成。它在booth乘法器设计中经常用到。可以使初学者对模块的调用了解更加透彻。
标签: 加法
上传时间: 2017-08-22
上传用户:kristycreasy
TMS320VC5416的主要特征有: (1)优化的CPU结构:增强的多总线结构,数据总线具有总线保持特性;40bit的算术逻辑单元(ALU),包括两个独立的40bit的累加器,一个40bit的桶形移位器;一个17×17的乘法器连接一个40bit专用加法器,可用来进行非流水线式的单周期乘/累加(MAC)操作等。
上传时间: 2013-12-28
上传用户:lacsx
Turbo码编码器的两个分量编码器RSC,主要由四个移位寄存器和两个模2加法器组成
上传时间: 2014-01-21
上传用户:qb1993225
MSP-TEST44X 学习板光盘资料及实验说明 本学习板是按照教育大纲,采纳国内外许多单片机实验仪的优点,保持了传统机的实验 项目,增加了以实用技术为主的许多实验。实验内容涉及到端口,时钟,FLASH 读写,看 门狗,硬件乘法器,TIMER_A_操作,TIMER_A ,ADC&bt&lcd,通讯操作(232,485, SPI),键盘操作(独立按键,行列按键),LED 显示,LCD 点阵操作,扩展 DATA FLASH 操作, EEPROM 共 14 个例程,采用 C 和汇编两种语言形式。学习版硬件平台以 MSP430F449 为核 心,使用了 MSP430F449 内部的绝大多数资源,配合 FET 仿真调试&编程工具,可方便的 实现开发,在线调试与编程下载。为了便于大家查找学习板的资料及便捷的观看实验指导书, 特作此说明。
上传时间: 2017-09-27
上传用户:拔丝土豆
采用VHDL硬件描述语言设计,包含加法器,乘法器等以及寄存器的详细设计思路和设计源码
标签: SOC课程设计
上传时间: 2015-04-16
上传用户:kaixinyixiaxia