基于CPLD的光积分时间可调线阵CCD驱动电路设计
上传时间: 2013-08-15
上传用户:lalalal
采用Altera公司的FPGA芯片,在MAX+plus II软件平台上实现多路HDLC电路
上传时间: 2013-08-16
上传用户:ommshaggar
CRC校验码并行计算的FPGA实现,PDF打开
上传时间: 2013-08-18
上传用户:vmznxbc
一个关于4CAN卡的硬件程序,用VHDL编写.就是4路CAN总线
上传时间: 2013-08-20
上传用户:jiiszha
一种计算高阶矩阵奇异值分解的FPGA实现方法。
上传时间: 2013-08-21
上传用户:253189838
多路18b20测温显示系统,可同时测量n个第三18b20
上传时间: 2013-08-21
上传用户:zhangchu0807
cpld max7128s控制3路AD7472采样,希望对大家有帮助。
上传时间: 2013-08-22
上传用户:hn891122
实现一个用于CDMA2000系统的短帧交织器,计算比较了12*16,13*15,14*14三种交织形式的性能!
上传时间: 2013-08-22
上传用户:zchpr@163.com
MIL-STD一1553B是一种集中控制式、时分指令/响应型多路串行数据总线标\r\n准,具有高可靠性和灵活性,已经成为现代航空机载系统设备互联的最有效的解\r\n决方案,广泛的应用于飞机、舰船、坦克等武器平台上,并且越来越多的应用到\r\n民用领域。完成1553B总线数据传输功能的关键部件是总线接口芯片11][41。\r\n在对M几STD一1553B数据总线协议进行研究后,参考国外一些芯片的功能结\r\n构,结合EDA技术,本论文提出了基于FPGA的1553B总线接口芯片的设计方案。\r\n在介绍了总线
上传时间: 2013-08-26
上传用户:manlian
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
上传时间: 2013-08-28
上传用户:asdfasdfd