搜索结果

找到约 1,850 项符合 MHz 的查询结果

按分类筛选

显示更多分类

技术资料 基于FPGA和单片机的高精度数字频率计的设计与实现

本文主要介绍了一种基于FPGA和单片机的高精度数字频率计的设计与实现。51单片机实现计算功能,液晶屏完成数据显示,FPGA对被测信号计数并将测量结果发送给单片机。实现了频率范围为1Hz~10MHz、有效电压范围为50mV~1V的正弦波信号频率和周期的测量;以及频率范围在100Hz~1MHz、峰峰值电压范围50mV~1V的两路同频周期方波信号的时 ...
https://www.eeworm.com/dl/898089.html
下载: 9
查看: 960

PCB图/BOM单/原理图 英飞凌XMC4500开发板原理图接口部分

英飞凌的32位MCU产品XMC4500是基于ARM的Cortex-M4核开发的新的产品,主频在全温度范围内(最高125度)高达120MHz,带有浮点运算,专用的电机控制接口。 此为开发套件的接口(以太网,CAN等)原理图和PCB图,原始文档。。 ------晶川电子 ...
https://www.eeworm.com/dl/535/16572.html
下载: 173
查看: 1293

教程资料 Verilog实现的DDS正弦信号发生器和测频测相模块

Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
https://www.eeworm.com/dl/fpga/doc/18425.html
下载: 52
查看: 1197

微处理器开发 AT91RM9200工程评估板的CPU源代码

AT91RM9200工程评估板的CPU源代码,基于ARM920T内核的AT91RM9200,180MHz,32/64M SDRAM,4M NOR Flash 10/100Mbps以太网,Linux操作系统。该源代码经过修改和项目支持,可以稳定运行。有一定的工程参考价值
https://www.eeworm.com/dl/655/165852.html
下载: 45
查看: 1096

单片机开发 Verilog实现的DDS正弦信号发生器和测频测相模块

Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
https://www.eeworm.com/dl/648/232619.html
下载: 102
查看: 1129

单片机开发 采用8*8LED动态显示文字演示程序,使用AT89C52单片机

采用8*8LED动态显示文字演示程序,使用AT89C52单片机,12MHZ晶振,P0口输出一行数据,P2口作行扫描,用共阳LED管 P1口接三个按键,用于逐字显示、向上滚动显示文字、暂停备用。
https://www.eeworm.com/dl/648/270330.html
下载: 177
查看: 1255

单片机开发 /*用mega32三个口线驱动软驱电机. PA2接LB1833 ENA12 脚 PA1接LB1833 IN1 脚 PA0接LB1833 IN2 脚. *****************

/*用mega32三个口线驱动软驱电机. PA2接LB1833 ENA1\2 脚 PA1接LB1833 IN1 脚 PA0接LB1833 IN2 脚. *************************************************** / //ICC-AVR application builder : 2005-5-20 10:40:30 // Target : M32 // Crystal: 3.6864Mhz
https://www.eeworm.com/dl/648/338207.html
下载: 142
查看: 1051

其他 1、 设计一个简易电子琴。要求能演奏的音域为中音的 1 到高音的 1。 2、 用GW48-PK2中的8个按键作为琴键。 3、 GW48-PK2中有扬声器。 4、 可以使用GW48-PK2上的12

1、 设计一个简易电子琴。要求能演奏的音域为中音的 1 到高音的 1。 2、 用GW48-PK2中的8个按键作为琴键。 3、 GW48-PK2中有扬声器。 4、 可以使用GW48-PK2上的12MHz作为输入时钟信号。
https://www.eeworm.com/dl/534/400878.html
下载: 47
查看: 1154

VHDL/FPGA/Verilog 文件名:ADC0809.vhd功能:基于VHDL语言

文件名:ADC0809.vhd功能:基于VHDL语言,实现对ADC0809简单控制说明:ADC0809没有内部时钟,需外接10KHz~1290Hz的时钟号,这里由FPGA的系统时钟(50MHz)经256分频得到clk1(195KHz)作为ADC0809转换工作时钟。
https://www.eeworm.com/dl/663/448915.html
下载: 112
查看: 1042

技术资料 ADS1256驱动程序(VHDL)

本源码 是使用VHDL语言编写的ADS1256驱动程序,ADS1256是24位AD芯片,精度很高,采用SPI通信方式。经过测试,完全可用。测试时,需要 ADS1256 芯片 FPGA开发板,主频40MHz。
https://www.eeworm.com/dl/745466.html
下载: 2
查看: 9844