counter.tan.rpt
来自「verilog写的频率计程序的计数模块,」· RPT 代码 · 共 329 行 · 第 1/5 页
RPT
329 行
; Number of destination nodes to report ; 10 ; ; ; ;
; Number of paths to report ; 200 ; ; ; ;
; Report Minumum Timing Checks ; Off ; ; ; ;
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Clock Analysis Only ; Off ; ; ; ;
; Default hold multicycle ; Same as Multicycle ; ; ; ;
; Cut paths between unrelated clock domains ; On ; ; ; ;
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off clear and preset signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; Off ; ; ; ;
; Do Min/Max analysis using Rise/Fall delays ; Off ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Use Clock Latency for PLL offset ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+--------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+----------+-----------------------+---------------------+--------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ;
+-----------------+--------------------+----------+------------------+----------+-----------------------+---------------------+--------+
; F_IN ; ; User Pin ; NONE ; NONE ; N/A ; N/A ; N/A ;
+-----------------+--------------------+----------+------------------+----------+-----------------------+---------------------+--------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'F_IN' ;
+-----------------------------------------+-----------------------------------------------------+------------------------------+------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+------------------------------+------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[0] ; F_OUT~reg0 ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[1] ; F_OUT~reg0 ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[3] ; F_OUT~reg0 ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[2] ; F_OUT~reg0 ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[0] ; lpm_counter:Q5_rtl_5|dffs[2] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[1] ; lpm_counter:Q5_rtl_5|dffs[2] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[3] ; lpm_counter:Q5_rtl_5|dffs[2] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[2] ; lpm_counter:Q5_rtl_5|dffs[2] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[0] ; lpm_counter:Q5_rtl_5|dffs[3] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[1] ; lpm_counter:Q5_rtl_5|dffs[3] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[3] ; lpm_counter:Q5_rtl_5|dffs[3] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[2] ; lpm_counter:Q5_rtl_5|dffs[3] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[0] ; lpm_counter:Q5_rtl_5|dffs[1] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[1] ; lpm_counter:Q5_rtl_5|dffs[1] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[3] ; lpm_counter:Q5_rtl_5|dffs[1] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[2] ; lpm_counter:Q5_rtl_5|dffs[1] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[0] ; lpm_counter:Q5_rtl_5|dffs[0] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[1] ; lpm_counter:Q5_rtl_5|dffs[0] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[3] ; lpm_counter:Q5_rtl_5|dffs[0] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[2] ; lpm_counter:Q5_rtl_5|dffs[0] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[0] ; lpm_counter:Q4_rtl_4|dffs[2] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[1] ; lpm_counter:Q4_rtl_4|dffs[2] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[3] ; lpm_counter:Q4_rtl_4|dffs[2] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[2] ; lpm_counter:Q4_rtl_4|dffs[2] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[0] ; lpm_counter:Q4_rtl_4|dffs[3] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[1] ; lpm_counter:Q4_rtl_4|dffs[3] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[3] ; lpm_counter:Q4_rtl_4|dffs[3] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[2] ; lpm_counter:Q4_rtl_4|dffs[3] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[0] ; lpm_counter:Q4_rtl_4|dffs[1] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[1] ; lpm_counter:Q4_rtl_4|dffs[1] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[3] ; lpm_counter:Q4_rtl_4|dffs[1] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[2] ; lpm_counter:Q4_rtl_4|dffs[1] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
; N/A ; 140.85 MHz ( period = 7.100 ns ) ; lpm_counter:Q0_rtl_0|dffs[0] ; lpm_counter:Q4_rtl_4|dffs[0] ; F_IN ; F_IN ; None ; None ; 4.800 ns ;
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?