📄 stop_watch.tan.rpt
字号:
; Number of source nodes to report per destination node ; 10 ; ; ; ;
; Number of destination nodes to report ; 10 ; ; ; ;
; Number of paths to report ; 200 ; ; ; ;
; Report Minimum Timing Checks ; Off ; ; ; ;
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Default hold multicycle ; Same as Multicycle ; ; ; ;
; Cut paths between unrelated clock domains ; On ; ; ; ;
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Report Combined Fast/Slow Timing ; Off ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; Off ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk ; ; User Pin ; NONE ; 0.000 ns ; 0.000 ns ; NONE ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+--------------------------------+--------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+--------------------------------+--------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 61.64 MHz ( period = 16.224 ns ) ; bcdcnt:inst28|secm[2] ; bcdcnt:inst28|sec[2] ; clk ; clk ; None ; None ; 4.845 ns ;
; N/A ; 61.71 MHz ( period = 16.204 ns ) ; bcdcnt:inst28|secm[2] ; bcdcnt:inst28|dsec[3] ; clk ; clk ; None ; None ; 4.825 ns ;
; N/A ; 61.90 MHz ( period = 16.155 ns ) ; bcdcnt:inst28|secd[1] ; bcdcnt:inst28|dsec[3] ; clk ; clk ; None ; None ; 4.752 ns ;
; N/A ; 62.35 MHz ( period = 16.039 ns ) ; bcdcnt:inst28|secm[2] ; bcdcnt:inst28|secd[2] ; clk ; clk ; None ; None ; 4.694 ns ;
; N/A ; 62.57 MHz ( period = 15.983 ns ) ; bcdcnt:inst28|secd[2] ; bcdcnt:inst28|dsec[3] ; clk ; clk ; None ; None ; 4.580 ns ;
; N/A ; 62.85 MHz ( period = 15.911 ns ) ; bcdcnt:inst28|secm[2] ; bcdcnt:inst28|dsec[1] ; clk ; clk ; None ; None ; 4.532 ns ;
; N/A ; 62.85 MHz ( period = 15.911 ns ) ; bcdcnt:inst28|secm[2] ; bcdcnt:inst28|dsec[0] ; clk ; clk ; None ; None ; 4.532 ns ;
; N/A ; 62.85 MHz ( period = 15.911 ns ) ; bcdcnt:inst28|secm[2] ; bcdcnt:inst28|dsec[2] ; clk ; clk ; None ; None ; 4.532 ns ;
; N/A ; 62.98 MHz ( period = 15.878 ns ) ; bcdcnt:inst28|secd[3] ; bcdcnt:inst28|dsec[3] ; clk ; clk ; None ; None ; 4.475 ns ;
; N/A ; 63.04 MHz ( period = 15.862 ns ) ; bcdcnt:inst28|secd[1] ; bcdcnt:inst28|dsec[1] ; clk ; clk ; None ; None ; 4.459 ns ;
; N/A ; 63.04 MHz ( period = 15.862 ns ) ; bcdcnt:inst28|secd[1] ; bcdcnt:inst28|dsec[0] ; clk ; clk ; None ; None ; 4.459 ns ;
; N/A ; 63.04 MHz ( period = 15.862 ns ) ; bcdcnt:inst28|secd[1] ; bcdcnt:inst28|dsec[2] ; clk ; clk ; None ; None ; 4.459 ns ;
; N/A ; 63.12 MHz ( period = 15.843 ns ) ; bcdcnt:inst28|secd[1] ; bcdcnt:inst28|sec[0] ; clk ; clk ; None ; None ; 4.440 ns ;
; N/A ; 63.12 MHz ( period = 15.843 ns ) ; bcdcnt:inst28|secd[1] ; bcdcnt:inst28|sec[1] ; clk ; clk ; None ; None ; 4.440 ns ;
; N/A ; 63.12 MHz ( period = 15.843 ns ) ; bcdcnt:inst28|secd[1] ; bcdcnt:inst28|sec[3] ; clk ; clk ; None ; None ; 4.440 ns ;
; N/A ; 63.37 MHz ( period = 15.781 ns ) ; bcdcnt:inst28|secm[2] ; bcdcnt:inst28|sec[0] ; clk ; clk ; None ; None ; 4.402 ns ;
; N/A ; 63.37 MHz ( period = 15.781 ns ) ; bcdcnt:inst28|secm[2] ; bcdcnt:inst28|sec[1] ; clk ; clk ; None ; None ; 4.402 ns ;
; N/A ; 63.37 MHz ( period = 15.781 ns ) ; bcdcnt:inst28|secm[2] ; bcdcnt:inst28|sec[3] ; clk ; clk ; None ; None ; 4.402 ns ;
; N/A ; 63.73 MHz ( period = 15.690 ns ) ; bcdcnt:inst28|secd[2] ; bcdcnt:inst28|dsec[1] ; clk ; clk ; None ; None ; 4.287 ns ;
; N/A ; 63.73 MHz ( period = 15.690 ns ) ; bcdcnt:inst28|secd[2] ; bcdcnt:inst28|dsec[0] ; clk ; clk ; None ; None ; 4.287 ns ;
; N/A ; 63.73 MHz ( period = 15.690 ns ) ; bcdcnt:inst28|secd[2] ; bcdcnt:inst28|dsec[2] ; clk ; clk ; None ; None ; 4.287 ns ;
; N/A ; 63.76 MHz ( period = 15.683 ns ) ; bcdcnt:inst28|secd[0] ; bcdcnt:inst28|dsec[3] ; clk ; clk ; None ; None ; 4.280 ns ;
; N/A ; 63.81 MHz ( period = 15.671 ns ) ; bcdcnt:inst28|secd[2] ; bcdcnt:inst28|sec[0] ; clk ; clk ; None ; None ; 4.268 ns ;
; N/A ; 63.81 MHz ( period = 15.671 ns ) ; bcdcnt:inst28|secd[2] ; bcdcnt:inst28|sec[1] ; clk ; clk ; None ; None ; 4.268 ns ;
; N/A ; 63.81 MHz ( period = 15.671 ns ) ; bcdcnt:inst28|secd[2] ; bcdcnt:inst28|sec[3] ; clk ; clk ; None ; None ; 4.268 ns ;
; N/A ; 63.84 MHz ( period = 15.663 ns ) ; bcdcnt:inst28|secd[1] ; bcdcnt:inst28|sec[2] ; clk ; clk ; None ; None ; 4.260 ns ;
; N/A ; 64.16 MHz ( period = 15.585 ns ) ; bcdcnt:inst28|secd[3] ; bcdcnt:inst28|dsec[1] ; clk ; clk ; None ; None ; 4.182 ns ;
; N/A ; 64.16 MHz ( period = 15.585 ns ) ; bcdcnt:inst28|secd[3] ; bcdcnt:inst28|dsec[0] ; clk ; clk ; None ; None ; 4.182 ns ;
; N/A ; 64.16 MHz ( period = 15.585 ns ) ; bcdcnt:inst28|secd[3] ; bcdcnt:inst28|dsec[2] ; clk ; clk ; None ; None ; 4.182 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -