欢迎来到虫虫开发者社区 — 百万工程师技术资源
关于我们
网站地图
登录
注册
虫
虫虫开发者社区
首页
资源下载
资源专辑
热门软件
精品资源
电子书
上传资源
首页
›
资源下载
›
VHDL/FPGA/Verilog
›
同步数字复接的设计及其FPGA实现 在简要介绍同步数字复接
同步数字复接的设计及其FPGA实现 在简要介绍同步数字复接基本原理的基础上
VHDL/FPGA/Verilog
2343 K
50 次下载
2013-12-20
资源详细信息
文件格式
RAR
文件大小
2343 K
资源分类
VHDL/FPGA/Verilog
上传者
Jane
发布时间
2013-12-20 02:15
下载统计
50
次
所需积分
2 积分
同步数字复接的设计及其FPGA实现 在简要介绍同步数字复接基本原理的基础上 - 资源详细说明
同步数字复接的设计及其FPGA实现 在简要介绍同步数字复接基本原理的基础上,采用VHDL语言对同步数字复接各组成模块进行了设计,并在ISE集成环境下进行了设计描述、综合、布局布线及时序仿真,取得了正确的设计结果,同时利用中小容量的FPGA实现了同步数字复接功能。 基群速率数字信号的合成设备和分接设备是电信网络中使用较多的关键设备,在数字程控交换机的用户模块、小灵通基站控制器和集团电话中都需要使用这种同步数字复接设备。近年来,随着需要自建内部通信系统的公司和企业不断增多,同步数字复接设备的使用需求也在增加。FPGA(现场可编程门阵列)器件的高性能简化了数字通信系统的设计与实现。本文基于FPGA的技术特点,结合数字复接技术的基本原理,实现了基群速率(2048kbps)数字信号的数字分接与复接。
同步数字复接的设计及其FPGA实现 在简要介绍同步数字复接基本原理的基础上 - 源码文件列表
本资源包含 36 个源码文件
支持在线预览,点击文件名即可查看
1
lmp_and.root_partition.cmp.logdb
查看源码
2
lmp_and.root_partition.map.kpt
查看源码
3
lmp_and.root_partition.cmp.kpt
查看源码
4
count32.root_partition.cmp.logdb
查看源码
5
count32.root_partition.map.kpt
查看源码
6
count32.root_partition.cmp.kpt
查看源码
7
djhlatch.root_partition.map.kpt
查看源码
8
djhlatch.root_partition.cmp.kpt
查看源码
9
djhlatch.root_partition.cmp.logdb
查看源码
10
men.root_partition.cmp.logdb
查看源码
11
men.root_partition.cmp.kpt
查看源码
12
men.root_partition.map.kpt
查看源码
13
fujieqiall.root_partition.map.kpt
查看源码
14
fujieqiall.root_partition.cmp.kpt
查看源码
15
fujieqiall.root_partition.cmp.logdb
查看源码
查看完整源码列表 (共 36 个文件) →
温馨提示:
点击文件名或"查看源码"按钮可在线浏览源代码,支持语法高亮显示。
立即下载 同步数字复接的设计及其FPGA实现 在简要介绍同步数字复接
立即下载
提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip
下载说明与使用指南
下载说明
本资源需消耗
2积分
24小时内重复下载不扣分
支持断点续传功能
资源永久有效可用
使用说明
下载后使用解压软件解压
推荐使用 WinRAR 或 7-Zip
如有密码请查看资源说明
解压后即可正常使用
积分获取方式
上传优质资源获得积分
每日签到免费领取积分
邀请好友注册获得奖励
查看详情 →
相关技术标签
点击标签浏览更多相关VHDL/FPGA/Verilog资源:
#同步数字复接
#FPGA
#VHDL
相关VHDL/FPGA/Verilog资源推荐
1
同步数字复接
的设计及其
FPGA
实现 在简要介绍
同步数字复接
基本原理的基础上
同步数字复接的设计及其FPGA实现 在简要介绍同步数字复接基本原理的基础上,采用VHDL语言对同步数字复接各组成模块进行了设计,并在ISE集成环境下进行了设计描述、综合、布局布线及时序仿真,取得了正...
2013-12-20
50 次
1126 浏览
2
基于
FPGA
的
同步数字复接
系统的设计
数字复接技术是数字通信网的一项重要技术,能够将若干路低速信号合并为一路高速信号,进而提高传输效率。应用可编程逻辑门阵列(FPGA)芯片实现复接系统便于修改电路结构,增强设计的灵活性,并且节约了系统资源...
2024-04-07
5 次
1035 浏览
3
基于
FPGA
的
同步数字复接
系统的设计.rar
数字复接技术是数字通信网的一项重要技术,能够将若干路低速信号合并为一路高速信号,进而提高传输效率。应用可编程逻辑门阵列(FPGA)芯片实现复接系统便于修改电路结构,增强设计的灵活性,并且节约了系统资源...
2023-10-01
10 次
3653 浏览
4
用
FPGA
实现数字复接?肍PGA实现数字复接
用FPGA实现数字复接?肍PGA实现数字复接...
2015-06-08
25 次
1080 浏览
5
基于
FPGA
的数字接收机同步技术
FPGA以其灵活的配置能力,较低的功耗以及低廉的成本,成为越来越多数字通信解决方案的硬件载体。近年来随着可编程器件性能的进一步提升,使得在FPGA硬件平台上设计功能更加复杂,配置更加灵活的数字接收机成...
2024-03-30
1 次
1731 浏览
6
数字同步网简介
数字同步网介绍:电信通信中的同步是指电信号的发送与接收方在频率,时间,相位上保持某种严格的,特定的关系,以保证正常的通信得以进行。...
2024-04-20
1 次
7337 浏览
7
数字复接器的
FPGA
设计与实现
该文首先分析了线路码的一般问题;其次分析了正码速调整的基本原理及所涉及的一般问题,并说明了用FPGA进行电路设计的一般方法;最后分析了该系统所产生的抖动,如抖动的产生,分类以及如何减小抖动等,并对该课...
2013-04-24
46 次
1097 浏览
8
数字复接器的
FPGA
设计与实现
该文首先分析了线路码的一般问题;其次分析了正码速调整的基本原理及所涉及的一般问题,并说明了用FPGA进行电路设计的一般方法;最后分析了该系统所产生的抖动,如抖动的产生,分类以及如何减小抖动等,并对该课...
2024-01-24
10 次
9464 浏览
9
同步复位和异步复位,
FPGA
设计
同步复位和异步复位,FPGA设计...
2013-09-05
26 次
1092 浏览
10
同步复位和异步复位,
FPGA
设计
同步复位和异步复位,FPGA设计...
2013-12-27
171 次
1082 浏览
用户登录
登录后可下载更多技术资源
×
加载中...
加载登录表单中...
用户注册
送10积分
加入工程师资源平台
×
加载中...
加载注册表单中...
找回密码
通过邮箱重置您的账号密码
×
加载中...
加载表单中...
需要登录
登录后即可使用更多功能
×
新用户注册即送10积分,可用于下载资源
👋
退出登录
确认要退出当前账号吗?
×
退出后需要重新登录才能下载资源