欢迎来到虫虫开发者社区 — 百万工程师技术资源

基于FPGA的同步数字复接系统的设计.rar

技术资料 3666 K 10 次下载

资源详细信息

文件格式
压缩包
文件大小
3666 K
资源分类
上传者
发布时间
下载统计
10
所需积分
2 积分

基于FPGA的同步数字复接系统的设计.rar - 资源详细说明

数字复接技术是数字通信网的一项重要技术,能够将若干路低速信号合并为一路高速信号,进而提高传输效率。应用可编程逻辑门阵列(FPGA)芯片实现复接系统便于修改电路结构,增强设计的灵活性,并且节约了系统资源。 本文基于FPGA的同步数字复接系统的设计与建模,首先介绍了EDA技术及其发展,然后对数字复接技术的基木原理进行说明,采用自顶向下的数字系统建模思路,提出了基于FPGA的同步数字复接系统的设计方法,详细介绍了同步数字复接器和同步数字分接器各组成模块的设计过程及具体功能,并阐述其设计思想,重点分析了数字分接模块中帧同步电路和锁相环提取位同步电路的实现方法,给出了在Quartus II环境下的仿真结果,并对仿真波形进行分析说明。本文设计的数字复接系统的主要功能是在复接端将四个支路的25Mbps数据通过正码速调整技术,将其合路成一路100 Mbps的高速数据流,在分接端又将此高速数据流恢复成原来的四路25Mbps的数据。整个系统的功能在EDA技术开发平台上均调试通过,具有较高的实用性和可靠性。

立即下载 基于FPGA的同步数字复接系统的设计.rar

提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip

下载说明与使用指南

下载说明

  • 本资源需消耗 2积分
  • 24小时内重复下载不扣分
  • 支持断点续传功能
  • 资源永久有效可用

使用说明

  • 下载后使用解压软件解压
  • 推荐使用 WinRAR 或 7-Zip
  • 如有密码请查看资源说明
  • 解压后即可正常使用

积分获取方式

  • 上传优质资源获得积分
  • 每日签到免费领取积分
  • 邀请好友注册获得奖励
  • 查看详情 →

相关技术标签

点击标签浏览更多相关技术资料资源:

相关技术资料资源推荐