1.设计(论文)的主要任务及目标 (1) 研究SOPC理论如何应用于以太网终端设计; (2) 研究如何使用EDK软件和IP核搭建整个设计硬件结构; (3) 在开发板上实现以太网终端设计,验证整个结论。 2.设计(论文)的基本要求和内容 (1) 符合以太网设计的基本概念和原理; (2) 能准确运用EDK软件在嵌入式系统设计中的优势; (3) 选取合适的对象,并构造合理的以太网模型。 图 Xilinx的SOPC设计流程
上传时间: 2013-12-20
上传用户:qwer0574
建了一个基于Altera 的EP2S60硬件处理平台,利用Altera提供的FFT IP核,在100 MHz系统时钟下,数据吞吐率可达100 Ms/s。
上传时间: 2015-01-02
上传用户:Zxcvbnm
FPGA 设计不再像过去一样只是作为“胶连逻辑 (Gluelogic)”了,由于其复杂度逐年增加,通常还会集成极富挑战性的 IP 核,如 PCI Express® 核等。新型设计中的复杂模块即便不作任何改变也会在满足 QoR(qualityof-result) 要求方面遇到一些困难。保留这些模块的时序非常耗时,既让人感到头疼,往往还徒劳无功。设计保存流程可以帮助客户解决这一难题,既可以让他们满足设计中关键模块的时序要求,又能在今后重用实现的结果,从而显著减少时序收敛过程中的运行次数。
上传时间: 2013-11-20
上传用户:invtnewer
eda的发展趋势: 在一个芯片上完成的系统级的集成已成为可能可编程逻辑器件开始进入传统的ASIC市场EDA工具和IP核应用更为广泛高性能的EDA工具得到长足的发展计算机硬件平台性能大幅度提高,为复杂的SoC设计提供了物理基础。
上传时间: 2013-12-02
上传用户:windwolf2000
针对传统集成电路(ASIC)功能固定、升级困难等缺点,利用FPGA实现了扩频通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核实现NCO模块,在下变频模块调用了硬核乘法器并引入CIC滤波器进行低通滤波,给出了DQPSK解调的原理和实现方法,推导出一种简便的引入?仔/4固定相移的实现方法。采用模块化的设计方法使用VHDL语言编写出源程序,在Virtex-II Pro 开发板上成功实现了整个系统。测试结果表明该系统正确实现了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
上传时间: 2013-11-19
上传用户:neu_liyan
该文介绍了一种电离层垂测仪的设计方法,分析了发射信号的选择要求,给出了实际电路模块。系统利用FPGA的 IP核DDS产生正弦载波信号,经巴克码调相后,通过DAC和功放产生发射信号;接收机采用射频开关和直接ADC采样技术采集回波信号,避免了模拟正交解调时相位不平衡产生的问题。通过外场实验验证,表明该设计是切实可行,具有较好的实用价值。
上传时间: 2013-10-26
上传用户:tdyoung
包含UART口的VERILOG源程序,该程序在FPGA上验证通过,可作为芯片设计,或FPGA设计的一个完整IP核,硬件设计的兄弟们可参考一下。
上传时间: 2015-03-14
上传用户:VRMMO
AES高级加密算法的verilog语言实现。同时附有AES协议的pdf文档,和此代码的测试程序,可作为一个IP核直接使用,可减少开发人员的设计时间。
上传时间: 2014-01-08
上传用户:PresidentHuang
一个关于声音处理的Verilog语言编写的解码芯片,可以用于FPGA处理芯片的IP核,欢迎大家来用。
上传时间: 2015-06-22
上传用户:jcljkh
user_logic_VGA_Controller,适合于DE2开发板,把这个文件夹放在工程目录之中,就可以在SOPC里直接添加VGA_Controller IP核了,很方便使用。
上传时间: 2013-12-25
上传用户:chfanjiang