虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

ip核控制

  • EDA实用教程概述

    eda的发展趋势: 在一个芯片上完成的系统级的集成已成为可能可编程逻辑器件开始进入传统的ASIC市场EDA工具和IP核应用更为广泛高性能的EDA工具得到长足的发展计算机硬件平台性能大幅度提高,为复杂的SoC设计提供了物理基础。

    标签: EDA 实用教程

    上传时间: 2013-11-05

    上传用户:Togetherheronce

  • 欧姆龙PLC编程软件CX-Programmer7.1 简体中文版

    CX-Programmer是针对Omron PLC的Windows程序支持工具.CX-Programmer是一款很容易对Omron PLC进行创建,监控和在线编辑程序的软件. 欧姆龙PLC编程软件CX-Programmer7.1 简体中文版共包括五个部份。 欧姆龙PLC编程软件CX-Programmer7.1 简体中文版安装步骤: 1、CX-Programmer7.1共包括五个部份,请一起解压,然后点击setup.exe文件开始安装 2、按照步骤点击下一步,安装完成后就可以打开。此款软件是简体中文版 注意事项: 用户必须根据操作手册描述的性能规格使用该产品.在手册描述以外的环境下使用该产品,或是将该产品应用到核控制系统,铁路系统,航空系统,交通工具,燃烧系统,医疗设备,娱乐器械,安全设备,及其它因使用不当,而对生命和财产可能有严重影响的系统、机械和设备之前,请先咨询您的OMRON代销商.以确定产品的额定值和性能特性对系统、机械、设备有充足的余量,并且确定提供的系统、机械和设备具有双重保护机制. 手册提供了关于该产品的编程和操作信息.请在使用本产品前,一定要阅读手册,并将手册放在身边,以备操作过程中参考. 单个PLC或所有PLC必须在指定的环境下,用做指定的用途,特别是那些直接或间接影响人身安全的应用.这一点是十分重要的.在将PLC系统应用到以上提及的应用场合之前,请务必咨询您的OMRON代理商. 相关资料: 欧姆龙plc编程软件使用手册

    标签: CX-Programmer PLC 7.1 欧姆龙

    上传时间: 2013-10-24

    上传用户:teddysha

  • JPEG2000数据压缩的FPGA实现

    高性能的数据压缩可以有效的减少数据对存储空间和通信带宽的要求,降低通信成本。为解决图像数据的高压缩性能问题,本文提出了基于JPEG2000标准的数据压缩系统的FPGA实现方案。相对于软件算法实现和其他硬件方法,采用FPGA硬件实现可降低系统复杂度提高性能。最终设计的IP核具有资源占用少,性能良好和便于扩展等优点,能够满足通信传输和照相设备等应用需求。

    标签: JPEG 2000 FPGA 数据压缩

    上传时间: 2013-12-17

    上传用户:cjl42111

  • 基于Xilinx公司的SOPC的以太网设计

      1.设计(论文)的主要任务及目标   (1) 研究SOPC理论如何应用于以太网终端设计;   (2) 研究如何使用EDK软件和IP核搭建整个设计硬件结构;   (3) 在开发板上实现以太网终端设计,验证整个结论。   2.设计(论文)的基本要求和内容   (1) 符合以太网设计的基本概念和原理;   (2) 能准确运用EDK软件在嵌入式系统设计中的优势;   (3) 选取合适的对象,并构造合理的以太网模型。 图 Xilinx的SOPC设计流程

    标签: Xilinx SOPC 以太网

    上传时间: 2013-11-04

    上传用户:1184599859

  • 一种线性卷积实时实现方案

    建了一个基于Altera 的EP2S60硬件处理平台,利用Altera提供的FFT IP核,在100 MHz系统时钟下,数据吞吐率可达100 Ms/s。

    标签: 线性卷积 实现方案

    上传时间: 2013-10-15

    上传用户:1184599859

  • WP362-利用设计保存功能实现可重复的结果

        FPGA 设计不再像过去一样只是作为“胶连逻辑 (Gluelogic)”了,由于其复杂度逐年增加,通常还会集成极富挑战性的 IP 核,如 PCI Express® 核等。新型设计中的复杂模块即便不作任何改变也会在满足 QoR(qualityof-result) 要求方面遇到一些困难。保留这些模块的时序非常耗时,既让人感到头疼,往往还徒劳无功。设计保存流程可以帮助客户解决这一难题,既可以让他们满足设计中关键模块的时序要求,又能在今后重用实现的结果,从而显著减少时序收敛过程中的运行次数。

    标签: 362 WP 重复

    上传时间: 2013-11-04

    上传用户:hui626493

  • 扩频通信芯片STEL-2000A的FPGA实现

    针对传统集成电路(ASIC)功能固定、升级困难等缺点,利用FPGA实现了扩频通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核实现NCO模块,在下变频模块调用了硬核乘法器并引入CIC滤波器进行低通滤波,给出了DQPSK解调的原理和实现方法,推导出一种简便的引入?仔/4固定相移的实现方法。采用模块化的设计方法使用VHDL语言编写出源程序,在Virtex-II Pro 开发板上成功实现了整个系统。测试结果表明该系统正确实现了STEL-2000A的核心功能。 Abstract:  To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.

    标签: STEL 2000 FPGA 扩频通信

    上传时间: 2013-11-06

    上传用户:liu123

  • WP324 -采用低成本FPGA的全新高速广播视频连接解决方案

    使用 Xilinx Spartan™-3E 或 Spartan-3A FPGA,和National Semiconductor 公司的 PHY,并使用 Xilinx视频处理 IP 核,提供了一种灵活且极具成本效益的方法来应对多速率广播方面的挑战。

    标签: FPGA 324 WP 广播

    上传时间: 2014-11-30

    上传用户:muhongqing

  • TSK51微处理器IP核在FPGA中的实现与应用

    摘要:TsK5l是ALTIuM公司一款基于AsM5l指令集井且兼容805l的8位微处理器内核,TsK51提供了硬件中断、串行通讯及定时器等辅助端口,并且开发了SFR特殊功能寄存器的用户自定义功能。

    标签: FPGA TSK 51 IP核

    上传时间: 2014-06-02

    上传用户:leawon947

  • JPEG2000数据压缩的FPGA实现

    高性能的数据压缩可以有效的减少数据对存储空间和通信带宽的要求,降低通信成本。为解决图像数据的高压缩性能问题,本文提出了基于JPEG2000标准的数据压缩系统的FPGA实现方案。相对于软件算法实现和其他硬件方法,采用FPGA硬件实现可降低系统复杂度提高性能。最终设计的IP核具有资源占用少,性能良好和便于扩展等优点,能够满足通信传输和照相设备等应用需求。

    标签: JPEG 2000 FPGA 数据压缩

    上传时间: 2013-11-22

    上传用户:13691535575