虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

fpga-<b>JPeg</b>-verilog

  • 微弱信号检测与辨识机制研究

    微弱信号检测的目的是从噪声中提取有用信号,或用一些新技术和新方法来提高检测系统输出信号的信噪比。本文简要分析了常用的微弱信号检测理论,对小波变换的微弱信号检测原理进行了进一步的分析。然后提出了微弱信号检测系统的软硬件设计,在阐述了系统的整体设计的基础上,对电路所选芯片的结构和性能进行了简单的介绍,选用了具有14位分辨率的4路并行A/D转换器AD7865作为模数转换器,且选用Xilinx公司的Spartan-3系列FPGA逻辑器件作为控制器,控制整个系统的各功能模块。同时,利用FPGA设计了先入先出存储器,充分利用系统资源,降低了外围电路的复杂度,为电路调试及制板带来了极大的方便,且提升了系统的采集速度和集成度。系统的软件设计采用Verilog HDL语言编程,在Xilinx ISE软件开发平台上完成编译和综合,并选用ModelSim SE 6.0完成了波形仿真。关键词:微弱信号检测;信号调理:FPGA:AD7865;Verilog HDL信息时代需要获取许多有用的信息,多数科学研究及工程应用技术所需的信息都是通过检测的方法来获取的。若被检测的信号非常微弱,就很容易被噪声湮没,那么很难有效的从噪声中检测出有用信号。微弱信号在绝对意义上是指信号本身非常微弱,而在相对意义上是指信号相对于强背景噪声而言的非常微弱,也就是指信噪比极低。人们进行长期的研究工作来检测被噪声所覆盖的微弱信号,分析噪声产生的原因以及规律,且研究被测信号的特点、相关性以及噪声统计特性,从而研究出从背景噪声中检测有用信号的方法。1微弱信号检测(Weak Signal Detection)技术2.3.41主要是提高信号的信噪比,从噪声中检测出有用的微弱信号。对于这些微弱的被测量(如:微振动、微流量、微压力、微温差、弱光、弱磁、小位移、小电容等),大多数都是利用相应的传感器将微弱信号转换为微弱电流或者低电压,再经过放大器将其幅度放大到预期被测量的大小。

    标签: 微弱信号检测

    上传时间: 2022-06-18

    上传用户:canderile

  • 安森美车规级1080P图像传感器AR0231手册

    AR0231AT7C00XUEA0-DRBR(RGB滤光)安森美半导体推出采用突破性减少LED闪烁 (LFM)技术的新的230万像素CMOS图像传感器样品AR0231AT,为汽车先进驾驶辅助系统(ADAS)应用确立了一个新基准。新器件能捕获1080p高动态范围(HDR)视频,还具备支持汽车安全完整性等级B(ASIL B)的特性。LFM技术(专利申请中)消除交通信号灯和汽车LED照明的高频LED闪烁,令交通信号阅读算法能于所有光照条件下工作。AR0231AT具有1/2.7英寸(6.82 mm)光学格式和1928(水平) x 1208(垂直)有源像素阵列。它采用最新的3.0微米背照式(BSI)像素及安森美半导体的DR-Pix™技术,提供双转换增益以在所有光照条件下提升性能。它以线性、HDR或LFM模式捕获图像,并提供模式间的帧到帧情境切换。 AR0231AT提供达4重曝光的HDR,以出色的噪声性能捕获超过120dB的动态范围。AR0231AT能同步支持多个摄相机,以易于在汽车应用中实现多个传感器节点,和通过一个简单的双线串行接口实现用户可编程性。它还有多个数据接口,包括MIPI(移动产业处理器接口)、并行和HiSPi(高速串行像素接口)。其它关键特性还包括可选自动化或用户控制的黑电平控制,支持扩频时钟输入和提供多色滤波阵列选择。封装和现状:AR0231AT采用11 mm x 10 mm iBGA-121封装,现提供工程样品。工作温度范围为-40℃至105℃(环境温度),将完全通过AEC-Q100认证。

    标签: 图像传感器

    上传时间: 2022-06-27

    上传用户:XuVshu

  • 采用FPGA实现色彩空间转换R’G’B’ to Y’CbCr的VHDL和verilog源代码,支持xilinx的各种器件.

    采用FPGA实现色彩空间转换R’G’B’ to Y’CbCr的VHDL和verilog源代码,支持xilinx的各种器件.

    标签: verilog xilinx FPGA CbCr

    上传时间: 2013-12-12

    上传用户:lps11188

  • fpga-jpeg-verilog在fpga平台使用verilog语言进行jpeg算法实现

    fpga-jpeg-verilog在fpga平台使用verilog语言进行jpeg算法实现

    标签: fpga-jpeg-verilog verilog fpga jpeg

    上传时间: 2013-08-28

    上传用户:zoudejile

  • 基于FPGA的B型超声成像系统的设计与实现.rar

    便携式B型超声诊断仪具有无创伤、简便易行、相对价廉等优势,在临床中越来越得到广泛的应用。它将超声波技术、微电子技术、计算机技术、机械设计与制造及生物医学工程等技术融合在一起。开展该课题的研究对提高临床诊断能力和促进我国医疗事业的发展具有重要的意义。 便携式B型超声诊断仪由人机交互系统、探头、成像系统、显示系统构成。其基本工作过程是:首先人机交互系统接收到用户通过键盘或鼠标发出的命令,然后成像系统根据命令控制探头发射超声波,并对回波信号处理、合成图像,最后通过显示系统完成图像的显示。 成像系统作为便携式B型超声诊断仪的核心对图像质量有决定性影响,但以前研制的便携式B型超声诊断仪的成像系统在三个方面存在不足:第一、采用的是单片机控制步进电机,控制精度不高,导致成像系统采样不精确;第二、采用的数字扫描变换算法太粗糙,影响超声图像的分辨率;第三、它的CPU多采用的是51系列单片机,测量速度太慢,同时也不便于系统升级和扩展。 针对以上不足,提出了基于FPGA的B型超声成像系统解决方案,采用Altera公司的EP2C5Q208C8芯片实现了步进电机步距角的细分,使电机旋转更匀速,提高了采样精度;提出并采用DSTI-ULA算法(Uniform Ladder Algorithm based on Double Sample and Trilinear Interotation)在FPGA内实现数字扫描变换,提高了图像分辨率;人机交互系统采用S3C2410-AL作为CPU,改善了测量速度和系统的扩展性。 通过对系统硬件电路的设计、制作,软件的编写、调试,结果表明,本文所设计的便携式B型超声成像系统图像分辨率高、测量速度快、体积小、操作方便。本文所设计的便携式B型超声诊断仪可在野外作业和抢险(诸如地震、抗洪)中发挥作用,同时也可在乡村诊所中完成对相关疾病的诊断工作。

    标签: FPGA 超声成像

    上传时间: 2013-05-18

    上传用户:helmos

  • JPEG图像生成器 自己做JPEG图象 很牛B哦

    JPEG图像生成器 自己做JPEG图象 很牛B哦

    标签: JPEG 图像 生成器 图象

    上传时间: 2013-11-28

    上传用户:cuiyashuo

  • Verilog HDL: Magnitude For a vector (a,b), the magnitude representation is the following: A c

    Verilog HDL: Magnitude For a vector (a,b), the magnitude representation is the following: A common approach to implementing these arithmetic functions is to use the Coordinate Rotation Digital Computer (CORDIC) algorithm. The CORDIC algorithm calculates the trigonometric functions of sine, cosine, magnitude, and phase using an iterative process. It is made up of a series of micro-rotations of the vector by a set of predetermined constants, which are powers of two. Using binary arithmetic, this algorithm essentially replaces multipliers with shift and add operations. In a Stratix™ device, it is possible to calculate some of these arithmetic functions directly, without having to implement the CORDIC algorithm.

    标签: representation Magnitude the magnitude

    上传时间: 2013-12-24

    上传用户:金宜

  • fpga-jpeg-verilog在fpga平台使用verilog语言进行jpeg算法实现

    fpga-jpeg-verilog在fpga平台使用verilog语言进行jpeg算法实现

    标签: fpga-jpeg-verilog verilog fpga jpeg

    上传时间: 2013-12-14

    上传用户:咔乐坞

  • 一个QEP电路的verilog代码。输入信号是光电编码器的A相和B相信号和一个处理时钟

    一个QEP电路的verilog代码。输入信号是光电编码器的A相和B相信号和一个处理时钟,输出的是计数信号和方向信号。

    标签: verilog QEP 电路 代码

    上传时间: 2014-01-21

    上传用户:wangdean1101

  • 基于verilog HDL的自动售货机控制电路设计: 可以对5种不同种类的货物进行自动售货,价格分别为A=1.00,B=1.50,C=1.80,D=3.10,E=5.00 。售货机可以接受1元,5角

    基于verilog HDL的自动售货机控制电路设计: 可以对5种不同种类的货物进行自动售货,价格分别为A=1.00,B=1.50,C=1.80,D=3.10,E=5.00 。售货机可以接受1元,5角,1角三种硬币(即有三种输入信号IY,IWJ,IYJ),并且在一个3位7段LED(二位代表元,一位代表角)显示以投入的总钱数,最大9.90元,如果大于该数值,新投入的硬币会退出,选择货物的输入信号Ia,Ib,Ic,Id,Ie和一个放弃信号In,输出指示信号为 Sa, Sb ,Sc ,Sd, Se 分别表示售出相应的货物,同时输出的信号yuan, jiao代表找零,相应每个脉冲代表找零相应的硬币,上述输入和输出信号均是一个固定宽度的脉冲信号。

    标签: verilog 1.00 1.50 1.80

    上传时间: 2016-07-12

    上传用户:lanwei