VHDL程序设计的RAM存储器,双端口,128×16比特
上传时间: 2014-01-02
上传用户:古谷仁美
嵌入式系统的资源有限,程序通常都是固化在ROM中运行。ROM中程序执行前,需要对系统硬件和软件运行环境进行初始化,这些工作由用汇编语言编写的启动程序完成。 启动程序是嵌入式程序的开头部分,应与应用程序一起固化在ROM中,并首先在系统上运行。它应包含进各模块中可能出现的所有段类,并合理安排它们的次序。
上传时间: 2016-01-30
上传用户:zhouli
Thank you for purchasing a Merriam-Webster reference on CD-ROM. This README file contains important information about your new software. Please read it carefully before installing and using your new electronic reference.
标签: Merriam-Webster purchasing important reference
上传时间: 2014-11-18
上传用户:wfeel
多总线切换的VHDL代码。可用于多RAM的管理。
上传时间: 2013-12-29
上传用户:啊飒飒大师的
It is he introduce about CD-ROM s physical structure. Maybe it give you some help, if you want to know something about CD-ROm.
标签: introduce structure you physical
上传时间: 2013-12-18
上传用户:大三三
Keil c编写的DS1302源代码。DS1302 是美国DALLAS公司推出的一种高性能、低功耗、带RAM的实时时钟电路,它可以对年、月、日、周日、时、分、秒进行计时,具有闰年补偿功能,工作电压为2.5V~5.5V。采用三线接口与CPU进行同步通信,并可采用突发方式一次传送多个字节的时钟信号或RAM数据。DS1302内部有一个31×8的用于临时性存放数据的RAM寄存器。DS1302是DS1202的升级产品,与DS1202兼容,但增加了主电源/后背电源双电源引脚,同时提供了对后背电源进行涓细电流充电的能力。
上传时间: 2014-01-08
上传用户:stampede
Dual Port RAM Asynchronous Read/Write 经过modelsim仿真
标签: Asynchronous modelsim Write Dual
上传时间: 2016-02-12
上传用户:xauthu
Synchronous read write RAM verilog。经过modelsim se仿真。
标签: Synchronous modelsim verilog write
上传时间: 2013-12-19
上传用户:zhenyushaw
07全国大学生电子设计竞赛C题获奖作品FPGA外围接口双口RAM部分源码
上传时间: 2014-01-27
上传用户:jyycc
the source of the boot ROM contents on TMS320x2833x devices.
标签: the contents devices source
上传时间: 2014-06-23
上传用户:royzhangsz