虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

QUartus

QUartusIIdesign是最高级和复杂的,用于system-on-a-programmable-chip(SOPC)的设计环境。QUartusIIdesign提供完善的timingclosure和LogicLock™基于块的设计流程。QUartusIIdesign是唯一一个包括以timingclosure和基于块的设计流为基本特征的programmablelogicdevice(PLD)的软件。QUartusII设计软件改进了性能、提升了功能性、解决了潜在的设计延迟等,在工业领域率先提供FPGA与mask-programmeddevices开发的统一工作流程。
  • 光栅尺的四细分和辩向电路

    光栅尺的四细分和辩向电路,并具有计数器功能,利用QUartus综合,可以参考

    标签: 光栅 电路

    上传时间: 2014-01-20

    上传用户:米卡

  • 标准电视信号的同步生成程序

    标准电视信号的同步生成程序,利用VHDL和原理图,利用QUartus综合

    标签: 标准 电视信号 程序

    上传时间: 2013-12-22

    上传用户:gxf2016

  • This leon3 design is tailored to the Altera NiosII Startix2 Development board, with 16-bit DDR SDR

    This leon3 design is tailored to the Altera NiosII Startix2 Development board, with 16-bit DDR SDRAM and 2 Mbyte of SSRAM. As of this time, the DDR interface only works up to 120 MHz. At 130, DDR data can be read but not written. NOTE: the test bench cannot be simulated with DDR enabled because the Altera pads do not have the correct delay models. * How to program the flash prom with a FPGA programming file 1. Create a hex file of the programming file with QUartus. 2. Convert it to srecord and adjust the load address: objcopy --adjust-vma=0x800000 output_file.hexout -O srec fpga.srec 3. Program the flash memory using grmon: flash erase 0x800000 0xb00000 flash load fpga.srec

    标签: Development Startix2 tailored Altera

    上传时间: 2014-01-19

    上传用户:chongcongying

  • ASK调制程序 基于VHDL

    ASK调制程序 基于VHDL,应用于QUartus ,不妨下载

    标签: VHDL ASK 调制 程序

    上传时间: 2013-12-16

    上传用户:924484786

  • 这是一个fft的IP核

    这是一个fft的IP核,安装要求为QUartus6.0以上。解压安装后可在QUartus里例化使用,元件主要为cyclone和stratix,最大支持1024点的转换。

    标签: fft IP核

    上传时间: 2013-12-24

    上传用户:chenlong

  • SD卡和AIC23数字音频输出实验, FreeDev Audio Dsp Board采用了TI公司的TVL320AIC23 1、控制接口使用I2C

    SD卡和AIC23数字音频输出实验, FreeDev Audio Dsp Board采用了TI公司的TVL320AIC23 1、控制接口使用I2C,QUartus中将CS置低(器件地址0011010)。 2、数字音频接口使用了组件FreeDev_aic23,有三种测试和应用 模式,中断结合DMA方式能在NIOS II中采集和发送数据。中断信号 产生于模块中FIFO缓冲区的半满信号,读取数据端口自动清除中断 请求信号。 3、I2C IP 和FreeDev_aic23 IP分别在QUartus 工程目录中 4、SD卡读写通过SD_DAT0、SD_CLK、SD_CMD三个PIO信号线用软件 控制时序。 5、该范例读SD卡数据,通过DMA将Buffer数据送到FreeDev_aic23的 FIFO中实现数据播放。 6、SD卡中的数据必须是以48K*16bit保存的采样数据。数据可以通过SD读卡器写入。

    标签: AIC FreeDev Audio Board

    上传时间: 2013-12-09

    上传用户:aix008

  • 简易数字频率计

    简易数字频率计,用Verilog HDL编写的,基于QUartus II实现,结构清晰,功能较为全面,能满足简单的频率测量要求

    标签: 数字频率计

    上传时间: 2013-12-08

    上传用户:15071087253

  • 本程序对如何使用altera系列芯片片上ram进行实例演示

    本程序对如何使用altera系列芯片片上ram进行实例演示,采用Verilog HDL语言编写,并使用modelsim与QUartus联合进行功能仿真。本原码是红色逻辑开发板的试验程序,值得一看。

    标签: altera ram 程序 如何使用

    上传时间: 2016-01-17

    上传用户:凤临西北

  • 简易示波器的VHDL程序

    简易示波器的VHDL程序,可以应用,开发环境QUartus,实验箱为GW48

    标签: VHDL 简易示波器 程序

    上传时间: 2016-01-24

    上传用户:亚亚娟娟123

  • 用VHDL演示MUSIC的程序

    用VHDL演示MUSIC的程序,可以应用,开发环境QUartus,实验箱为GW48

    标签: MUSIC VHDL 程序

    上传时间: 2016-01-24

    上传用户:tyler