虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

32位操作系统

  • 目录: 0、 约定 1、 无符号数一位乘法 2、 符号数一位乘法 3、 布思算法(Booth algorithm) 4、 高基(High Radix)布思算法 5、 迭代算法 6、

    目录: 0、 约定 1、 无符号数一位乘法 2、 符号数一位乘法 3、 布思算法(Booth algorithm) 4、 高基(High Radix)布思算法 5、 迭代算法 6、 乘法运算的实现——迭代 7、 乘法运算的实现——阵列 8、 乘加运算 9、 设计示例1 —— 8位、迭代 1、 实现方案1 —— 一位、无符号 2、 实现方案2 —— 一位、布思 3、 实现方案3 —— 二位 10、设计示例2 —— 16位、阵列 11、设计示例3 —— 32位、 迭代、阵列 1、 实现方案1 —— 乘、加一步走 2、 实现方案2 —— 乘、加两步走

    标签: algorithm Booth Radix High

    上传时间: 2015-08-23

    上传用户:qiaoyue

  • 本手册讲述8051 的目标环境

    本手册讲述8051 的目标环境,如何使用 C51 优化 C 编译器编译 C 程序。C51 编译器包可以用在所有的 8051 系列处理器上,可以在 WINDOWS 32 位命令行中执行。本手册假定你熟悉 WINDOWS 操作系统。知道如何编程 8051 处理器,并会用 C 语言编程。

    标签: 8051 环境

    上传时间: 2013-12-22

    上传用户:baitouyu

  • MD5算法的实现。MD5以512位分组来处理输入的信息

    MD5算法的实现。MD5以512位分组来处理输入的信息,且每一分组又被划分为16个32位子分组,经过了一系列的处理后,算法的输出由四个32位分组组成,将这四个32位分组级联后将生成一个128位散列值。

    标签: MD5 512 算法 分组

    上传时间: 2015-11-09

    上传用户:赵云兴

  • 由于学cracking时汇编(Assembly)是不可避免要接触的

    由于学cracking时汇编(Assembly)是不可避免要接触的,我的第一个想法就是先学windows平台下的汇编语言,由于现在的windows操作系统都是32位的(win9x系列是16/32混合型),那学汇编当然也要学32位的,但现在我们又遇到了同样的问题,我们去哪里找相关的学习资料,说到这里,我必须感慨一下,纵观一下现在的国内计算机基础教育,很大程度上还很落后,就拿权威的国家计算机等级考试,所考科目刚刚取消DOS,升为windows 95,在操作系统霸主微软公司历经DOS、Windows3.x,Windows9X,以及轻轻地跨过Windows Me,进入XP时代之后,我国计算机等级考试还留着DOS的老牛车,直到今年下半年全面停考,可见脱节是多么严重(这一句是摘抄);另外,在大学计算机专业,现在用的汇编教材也是讲的最古老的Intel8086系列16位汇编,不知道哪一天中国的教育才能真正走上与所谓国际接轨的道路。

    标签: cracking Assembly 汇编

    上传时间: 2014-01-19

    上传用户:lanwei

  • :随着嵌人式系统的迅速发展

    :随着嵌人式系统的迅速发展,32位微处理器和实时操作用越来越广泛。本文提出了一种基于STR710FZ2TB的嵌人式系统设计, 重点分为三个部分,系统硬件设计、系统的应软件设计、应用实例。本文首先介绍了STR710FZ2TB微控制器和uC/OS-II操作系统的特点, 然后详细描述了软硬件设计过程,在此基础上设计了一个时钟实例,最后介绍了硬件的开发环境和ARM软件开发环境,完成了整个设计过程。 关键词:嵌入式系统;ARM7TDMI;实时操作系统;动态显示

    标签: 嵌人式系统 发展

    上传时间: 2016-06-09

    上传用户:龙飞艇

  • NEC的仿真说明可以很好与NEC的16位机

    NEC的仿真说明可以很好与NEC的16位机,8位机,32位机的连接方式仿真

    标签: NEC 仿真

    上传时间: 2016-07-08

    上传用户:nanshan

  • 使用verilog作为CPU设计语言实现单数据通路五级流水线的CPU。具有32个通用寄存器、一个程序计数器PC、一个标志寄存器FLAG

    使用verilog作为CPU设计语言实现单数据通路五级流水线的CPU。具有32个通用寄存器、一个程序计数器PC、一个标志寄存器FLAG,一个堆栈寄存器STACK。存储器寻址粒度为字节。数据存储以32位字对准。采用32位定长指令格式,采用Load/Store结构,ALU指令采用三地址格式。支持有符号和无符号整数加、减、乘、除运算,并支持浮点数加、减、乘、除四种运算,支持与、或、异或、非4种逻辑运算,支持逻辑左移、逻辑右移、算术右移、循环右移4种移位运算,支持Load/Store操作,支持地址/立即数加载操作,支持无条件转移和为0转移、非0转移、无符号>转移、无符号<转移、有符号>转移、有符号<转移等条件转移。

    标签: CPU verilog FLAG 语言

    上传时间: 2013-12-11

    上传用户:源弋弋

  • 今天

    今天,64位计算正在逐步取代32位计算,并且,这个转换的过程会对当前软件的形式带来巨大的冲击。其中,转换需要移植相关的应用程序及重写系统软件,这当中还包括操作系统等等。在本文中,将主要探讨64位软件世界中的主角--64位Windows及64位的通用语言运行时库(CLR)的结构,另外,还将涉及移植到64位平台的种种有利之处。

    标签:

    上传时间: 2016-10-08

    上传用户:阳光少年2016

  • 超前进位加法器是通常数字设计所必备的

    超前进位加法器是通常数字设计所必备的,本程序为32位超前进位加法器

    标签: 进位 加法器 数字设计

    上传时间: 2016-11-23

    上传用户:fredguo

  • 北京航空航天大学的嵌入式的课件

    北京航空航天大学的嵌入式的课件,基于32位微处理器与实时操作系统;学习嵌入式的话,可以看一看,希望有所帮助!

    标签: 航空航天 大学 嵌入式

    上传时间: 2013-12-22

    上传用户:himbly