课程设计,数字钟的电子技术课程设计.数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。
上传时间: 2013-12-12
上传用户:lx9076
数字电路基础 课程设计 经典 实验报告 对你一定用用的 我们做了好几周呢
上传时间: 2013-12-10
上传用户:ippler8
这是关于高速电路系统设计的一本书,也是英文版的,中文版的都没有,希望对兄弟姐妹们有用哦。
上传时间: 2016-05-20
上传用户:a673761058
学习数字电路和电路设计的好助手,希望大家认真学习!..
上传时间: 2016-06-03
上传用户:米卡
摘 要: 数字密码锁主要完成上锁、密码输入、密码核对、开启电锁、密码修改等功能.数字密码锁的设计电路主要包括 11 个模块 ,各模块由相应的 VHDL 程序具体实现并分别进行了 MAX + PLUS II 时序仿真. 最后 ,在 MAX + PLUS Ⅱ环境下进行了整体电路的模拟仿真 ,结果表明 ,整个设计满足要求.
上传时间: 2016-06-22
上传用户:AbuGe
CPLD数字电路设计——使用MAX+plusⅡ入门篇.rar 不能错过的书籍
上传时间: 2013-12-15
上传用户:qiao8960
本文用VHDL在CPLD器件上实现一种8 b数字频率计测频系统,能够用十进制数码显示被测信号的频率,不仅能够测量正弦波、方波和三角波等信号的频率,而且还能对其他多种物理量进行测量。具有体积小、可靠性高、功耗低的特点。
上传时间: 2013-12-18
上传用户:sy_jiadeyi
usb 关于数字图像采集高速处理系统的方法设计与研究
上传时间: 2016-09-03
上传用户:dianxin61
按键在数字电路设计中经常用到。按键的弹跳现象是数字系统设计中存在的客观问题。按键是机械触点,当接触点断开或闭合时会产生抖动。为使每一次按键只做一次响应,就必须去除抖动。本文对按键的抖动信号进行了分析,并通过计数器的方式完成了消除抖动电路模块的设计
上传时间: 2016-09-22
上传用户:xc216
FPGA/CPLD数字电路设计经验分享,有助于设计能力提高
上传时间: 2013-12-25
上传用户:youke111