虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

高速<b>数字电路</b>设计

  • 数字钟实验电路的设计与仿真

    基于Multisim 10 软件对数字钟电路进行设计和仿真。采用555定时器产生秒时钟信号,用时钟信号驱动计数电路进行计数,将计数结果进行译码,最终在LED数码管上以数字的形式显示时、分、秒时间。

    标签: 数字 实验电路 仿真

    上传时间: 2013-10-31

    上传用户:qoovoop

  • 数字电路设计中部分常见问题解析

    借助一个双向计时器的设计电路,以举例的形式对数字电路设计中3个方面的常见问题进行了较为详尽地分析,并提出了一些见解,即针对控制设计方面在分析了其实质要求的基础上提出解决问题的关键是选取合适的输入控制信号和正确列出真值表或状态表,针对时序方面通过比较同步和异步的特点并指出可采用同步的“分频”和异步的“级联”完成设计,而针对引脚方面则解析了一般芯片中几个特殊引脚并准确阐述了其所蕴含的不容易被理解的概念。

    标签: 数字 电路设计

    上传时间: 2013-11-11

    上传用户:bnfm

  • 数字钟实验电路的设计与仿真

    数字钟实验电路的设计与仿真

    标签: 数字 实验电路 仿真

    上传时间: 2013-10-16

    上传用户:qilin

  • 如何用单片机设计数字电路的资料

    是说有关如何用单片机设计数字电路的资料

    标签: 用单片机 数字电路

    上传时间: 2013-10-19

    上传用户:xinzhch

  • 《数字电路与逻辑设计》答案

    数字电路与逻辑设计

    标签: 数字电路 逻辑设计

    上传时间: 2013-11-14

    上传用户:honyeal

  • 通用阵列逻辑GAL实现基本门电路的设计

    通用阵列逻辑GAL实现基本门电路的设计 一、实验目的 1.了解GAL22V10的结构及其应用; 2.掌握GAL器件的设计原则和一般格式; 3.学会使用VHDL语言进行可编程逻辑器件的逻辑设计; 4.掌握通用阵列逻辑GAL的编程、下载、验证功能的全部过程。 二、实验原理 1. 通用阵列逻辑GAL22V10 通用阵列逻辑GAL是由可编程的与阵列、固定(不可编程)的或阵列和输出逻辑宏单元(OLMC)三部分构成。GAL芯片必须借助GAL的开发软件和硬件,对其编程写入后,才能使GAL芯片具有预期的逻辑功能。GAL22V10有10个I/O口、12个输入口、10个寄存器单元,最高频率为超过100MHz。 ispGAL22V10器件就是把流行的GAL22V10与ISP技术结合起来,在功能和结构上与GAL22V10完全相同,并沿用了GAL22V10器件的标准28脚PLCC封装。ispGAl22V10的传输时延低于7.5ns,系统速度高达100MHz以上,因而非常适用于高速图形处理和高速总线管理。由于它每个输出单元平均能够容纳12个乘积项,最多的单元可达16个乘积项,因而更为适用大型状态机、状态控制及数据处理、通讯工程、测量仪器等领域。ispGAL22V10的功能框图及引脚图分别见图1-1和1-2所示。 另外,采用ispGAL22V10来实现诸如地址译码器之类的基本逻辑功能是非常容易的。为实现在系统编程,每片ispGAL22V10需要有四个在系统编程引脚,它们是串行数据输入(SDI),方式选择(MODE)、串行输出(SDO)和串行时钟(SCLK)。这四个ISP控制信号巧妙地利用28脚PLCC封装GAL22V10的四个空脚,从而使得两种器件的引脚相互兼容。在系统编程电源为+5V,无需外接编程高压。每片ispGAL22V10可以保证一万次在系统编程。 ispGAL22V10的内部结构图如图1-3所示。 2.编译、下载源文件 用VHDL语言编写的源程序,是不能直接对芯片编程下载的,必须经过计算机软件对其进行编译,综合等最终形成PLD器件的熔断丝文件(通常叫做JEDEC文件,简称为JED文件)。通过相应的软件及编程电缆再将JED数据文件写入到GAL芯片,这样GAL芯片就具有用户所需要的逻辑功能。  3.工具软件ispLEVER简介 ispLEVER 是Lattice 公司新推出的一套EDA软件。设计输入可采用原理图、硬件描述语言、混合输入三种方式。能对所设计的数字电子系统进行功能仿真和时序仿真。编译器是此软件的核心,能进行逻辑优化,将逻辑映射到器件中去,自动完成布局与布线并生成编程所需要的熔丝图文件。软件中的Constraints Editor工具允许经由一个图形用户接口选择I/O设置和引脚分配。软件包含Synolicity公司的“Synplify”综合工具和Lattice的ispVM器件编程工具,ispLEVER软件提供给开发者一个简单而有力的工具。

    标签: GAL 阵列 逻辑 门电路

    上传时间: 2013-11-17

    上传用户:看到了没有

  • VHDL语言100例详解。详细讲解了用VHDL语言进行数字电路和数字系统设计的知识。用100个实例

    VHDL语言100例详解。详细讲解了用VHDL语言进行数字电路和数字系统设计的知识。用100个实例,不仅进行基础的门电路设计,而且还有较为复杂的数字系统设计。这些实例可以直接被调用。

    标签: VHDL 100 语言 数字电路

    上传时间: 2014-01-07

    上传用户:lhw888

  • VHDL 与数字电路设计程序参考书所有程序 1

    VHDL 与数字电路设计程序参考书所有程序 1

    标签: VHDL 数字电路 设计程序 程序

    上传时间: 2013-12-23

    上传用户:思琦琦

  • CPLD数字电路设计硬件描述语言一例+一本经典教材

    CPLD数字电路设计硬件描述语言一例+一本经典教材,入门专用

    标签: CPLD 数字 教材 电路设计

    上传时间: 2014-01-08

    上传用户:kiklkook

  • 关于数字电路设计仿真设计的仿真设计文件的编写教程

    关于数字电路设计仿真设计的仿真设计文件的编写教程

    标签: 数字 仿真设计 仿真 教程

    上传时间: 2013-12-26

    上传用户:www240697738