51单片机入门教程30课软件工程源码+文档说明51单片机入门例程TXT第01课,了解单片机及单片机的控制原理和DX516的用法,控制一个L第02课,用指令方式延时闪烁LED灯第03课,跑马灯试验第04课,读IO,用按钮控制点灯第05课,标记的用法,用一个按键控制1个LED灯的亮灭第06课,用定时器中断闪灯,定时器中断的学习第07课,精确定时1秒钟闪灯第08课,定时器中断跑马灯第09课,自动变速的跑马灯试验第10课,4个按键4级变速的跑马灯试验第11课,一个按键控制的10级变速跑马灯试验第12课,可编程自动控制跑马灯第13课,用外中断方式读按键,控制灯的亮灭第14课,模拟PWM输出控制灯的10个亮度级别第15课,写一个字节到24c02中第16课,读一个24c02字节,读出上一课写入的字节来验证第17课,写入按键次数到24c02,并读出来显示在4个LED上第18课,嘀声报警信号输出试验第19课,嘀嘀嘀间断声光报警信号试验第20课,变频声救护车报警信号输出试验第21课,按键音试验第22课,音阶声音输出试验第23课,按键控制音阶声音输出(电子琴)第24课,单个按键控制多个音阶声音输出第25课,乐谱方式输入的音乐播放第26课,亮灯倒计时10秒,开始播放音乐第27课,三个按键选择三首不同的音乐播放第28课,一个按键选择播放六首音乐第29课,本课试验写老鼠爱大米的乐谱到24c02中第30课,从24c02中读出音乐来并播放音乐
标签: 51单片机
上传时间: 2021-11-10
上传用户:
Multisim仿真Multisim数电模电仿真实例源码100例,08数控本二 07.ms1010-10-4串联型直流稳压电路(2).ms724小时时钟(full)改.ms104位数字频率计.ms10559.ms10ADC电压显示1.ms12BIN2BCD电路.ms10FM解调.ms14FM解调.ms14 (Security copy)LED调光电路.pdsprjLM324简-易-电-子-琴-.ms10MC1496应用2.ms10Multisim 13.0仿真OP07CP两级放大.rarMUltisim 仿真作品集.zipOCL功率放大器电路.ms12OP07CP两级差动放大.ms13TL494 5V DC-DC.ms14UC3843升压控制电路.ms14UC3843芯片的DC-DC升压电路.ms14XUNKE936防静电焊台电路图.ms12zhongji电路.ms10三极管单按钮开关电路.ms10三极管线性稳压电路.ms10三相电源错相、断相保护电路.ms10乘法器.ms14交流电源防盗报警器.ms14交通信号灯_X.ms12交通灯(74LS163、74LS153、74LS74).ms13倒计时定时器 (1).ms10倒计时定时器.ms10倒计时定时器A【74LS161 74LS192】.ms10六路20秒声光显示计分抢答器.ms14减法.ms12四种波形发生器-741.ms14四路20秒声光显示计分抢答器.ms14四路带计分系统抢答器.rar四路流水灯.ms10四阶带通滤波.ms14四阶带通滤波.ms14 (Security copy)多色流水灯.ms10字发生+共阳数码管显示电路.ms10小信号放大电路.ms10差分比例电路+比例放大.ms14抢答器 (1).ms10抢答器.ms10数字时钟设计2.ms12数字电子钟仿真电路图.ms10数字电子钟仿真电路图2X.ms10数字钟X.ms10数字频率计(带量程).ms14数字频率计.ms10李萨如图.ms10模拟打兵乓球电路.ms10汽车尾灯控制电路2.ms10汽车尾灯显示控制电路.ms10汽车指示灯设计孙昱.docx混沌电路.ms10火灾报警.jpg电容测量电路.ms10电机正反转接触器应用.ms12电路2.ms10电路3.ms10电风扇.ms10简易洗衣机.ms10简易洗衣机2.ms10简易洗衣机2当.ms14篮球30秒计时器_X.ms13设计1.ms14设计2.ms14设计2.ms14 (Security copy)设计201405292100八路抢答器.ms10设计201405301500骰子模拟电路.ms10设计201406252300多色流水灯.ms10设计21.ms14设计3.ms14设计3.ms14 (Security copy)路灯节能控制.ms10输出电压可调的稳压源.ms14输出电压可调的稳压源.ms14 (Security copy)锁相环.ms7音量控制电路.ms10音频IRF610耳放.ms13音频功率放大器.ms14
标签: multisim
上传时间: 2021-12-12
上传用户:
基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明,DRAM选用海力士公司的 HY57V2562 型号,容量为的 256Mbit,采用了 54 引脚的TSOP 封装, 数据宽度都为 16 位, 工作电压为 3.3V,并丏采用同步接口方式所有的信号都是时钟信号。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ps/1psmodule top(input clk,input rst_n,output[1:0] led,output sdram_clk, //sdram clockoutput sdram_cke, //sdram clock enableoutput sdram_cs_n, //sdram chip selectoutput sdram_we_n, //sdram write enableoutput sdram_cas_n, //sdram column address strobeoutput sdram_ras_n, //sdram row address strobeoutput[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank addressoutput[12:0] sdram_addr, //sdram addressinout[15:0] sdram_dq //sdram data);parameter MEM_DATA_BITS = 16 ; //external memory user interface data widthparameter ADDR_BITS = 24 ; //external memory user interface address widthparameter BUSRT_BITS = 10 ; //external memory user interface burst widthparameter BURST_SIZE = 128 ; //burst sizewire wr_burst_data_req; // from external memory controller,write data request ,before data 1 clockwire wr_burst_finish; // from external memory controller,burst write finish
标签: fpga sdram verilog quartus
上传时间: 2021-12-18
上传用户:
FPGA片内FIFO读写测试Verilog逻辑源码Quartus工程文件+文档说明,使用 FPGA 内部的 FIFO 以及程序对该 FIFO 的数据读写操作。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ns / 1ps//////////////////////////////////////////////////////////////////////////////////module fifo_test( input clk, //50MHz时钟 input rst_n //复位信号,低电平有效 );//-----------------------------------------------------------localparam W_IDLE = 1;localparam W_FIFO = 2; localparam R_IDLE = 1;localparam R_FIFO = 2; reg[2:0] write_state;reg[2:0] next_write_state;reg[2:0] read_state;reg[2:0] next_read_state;reg[15:0] w_data; //FIFO写数据wire wr_en; //FIFO写使能wire rd_en; //FIFO读使能wire[15:0] r_data; //FIFO读数据wire full; //FIFO满信号 wire empty; //FIFO空信号 wire[8:0] rd_data_count; wire[8:0] wr_data_count; ///产生FIFO写入的数据always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) write_state <= W_IDLE; else write_state <= next_write_state;endalways@(*)begin case(write_state) W_IDLE: if(empty == 1'b1) //FIFO空, 开始写FIFO next_write_state <= W_FIFO; else next_write_state <= W_IDLE; W_FIFO: if(full == 1'b1) //FIFO满 next_write_state <= W_IDLE; else next_write_state <= W_FIFO; default: next_write_state <= W_IDLE; endcaseendassign wr_en = (next_write_state == W_FIFO) ? 1'b1 : 1'b0; always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) w_data <= 16'd0; else if (wr_en == 1'b1) w_data <= w_data + 1'b1; else w_data <= 16'd0; end///产生FIFO读的数据always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) read_state <= R_IDLE; else read_state <= next_read_state;endalways@(*)begin case(read_state) R_IDLE: if(full == 1'b1) //FIFO满, 开始读FIFO next_read_state <= R_FIFO; else next_read_state <= R_IDLE; R_FIFO: if(empty == 1'b1)
上传时间: 2021-12-19
上传用户:20125101110
随着科学技术的发展和现代战争的需要,数据融合作为一门新兴交叉学科,在近年来得到了广泛关注和快速发展,而关于雷达情报处理的研究和应用也日益受到重视。现代战争中,指挥、控制通信和情报系统面临着严峻的挑战。在多雷达情报处理系统中,采用数据融合技术,提供更加实时、准确的情报是现代战争的迫切需求。论文正是围绕这一需求展开的,研究了雷达情报数据融合系统的误差校正和航迹关联问论文较为系统地介绍了数据融合的概念、研究意义、国内外发展状况及其应用,并讨论了数据融合的模型、结构及关键技术论文针对多雷达情报处理系统中的系统误差问题,研究了四种误差校正方法。文研究了密集目标环境中的航迹关联问题,对多传感器数据关联的方法进行了分类,并针对多雷达情报处理系统这个分布式系统,研究了分布式数据关联方法。运用0-1整数规划法建立了密集目标环境的规划模型函数并求解应用在多雷达数据融合软件中,使航迹关联达到了极好的效果,为开发多雷达数据融合软件提供了技术支持。关键词:雷达情报,数据融合,数据关联,误差校正,航迹关联,0-1整数规划现代战争中,新型作战飞机机动性能强,具有隐身特性,加上电子对抗的战场环境,传统雷达情报处理系统已应付不了多目标,高密度的空情要求。为了适应新军事变革要求,在未来信息化战争中雷达能够给出准确的信息情报,雷达情报处理系统在改善硬件条件的同时,开发运用数据融合新技术,从根本上改善雷达情报质量已然成为当务之急数据融合一词最早出现在七十年代末期,是从军事CI系统中提出的,它与信号处理、计算机技术、概率统计、图像处理和人工智能学科密切相关,是一门新兴发展起来的交叉学科。
上传时间: 2022-03-18
上传用户:wangshoupeng199
随着科学技术的发展和现代军事的竟争,需要雷达提供更先进的性能,对雷达的重要组成部分—接收机提出了更高的要求。它们具有以下特点:多通道接收、宽带高分辨、高集成度、高可靠性及非常强的抗干扰能力。接收机包括前端变频、高精度频率综合器和数字中频采样等关键技术。本题目针对现代雷达的特点,开展接收机各关键技术的研究工作,为未来新型雷达的研制提供实用的接收机技术,以提高雷达整体的各项战术、技术指标和性能。随着科技的不断发展和新材料、新工艺的应用,各种高性能、小体积的器件的研制成功,为研究高集成度的接收机提供了器件保证;随着数字化进程的加速,也为宽带高分辨技术提供了有力的技术支持。本项目的技术作为雷达接收机的基础设计,可以满足不同频段的雷达要求,特别适用于现代高机动抗有源干扰雷达,陆基、海基相控阵雷达以及电子对抗、通信等领域关键词:雷达接收机,多通道,宽带接收机随着科学技术的发展和现代军事的竞争,需要雷达提供更先进的性能,对雷达的重要组成部分—接收机2提出了更高的要求。它们具有以下特点:多通道接收宽带高分辨、高集成度、高可靠性及非常强的抗干扰能力。接收机包括前端变频、高精度频率综合器四和数字中频采样等关键技术。本题目针对现代雷达的特点开展接收机各关键技术的研究工作,为未来新型雷达的研制提供实用的接收机技术,以提高雷达整体的各项战术、技术指标和整体性能本单位具有研制生产各种类型高性能雷达(包括机载、地面和海用舰载雷达)的能力。针对不同类型、不同体制和不同波段的现代雷达,接收机所采用的方案也不尽相同。在结构上,以前的产品都是采用积木式结构,就是将接收机的各个组成部分设计为一个一个的小模块,然后通过射频电缆连接起来,这样做的结果是体积较大,在某些指标上如分辨率、抗干扰能力等,严重滞后于现代科技的发展和需求
上传时间: 2022-03-26
上传用户:
本论文是依托“985”工程超宽带全中频比幅比相测向系统研制项目,在原有经典雷达接收机系统设计方案的基础上,结合测向系统的工作原理和测向要求,采用四通道一次变频超外差设计方案,基于MC和MMC器件分模块设计了一个雷达接收机,并对该接收机的频率源进行了研制论文首先针对该接收机系统的指标要求,进行了系统的变频分析以及链路的指标分配和核算,对接收机进行了系统级设计和功能模块规划。下变频电路是整个接收机系统的主要组成部分。论文选用双平衡混频器,并对下变频电路中各个功能模块,包括耦合电路、低噪声放大电路、混频电路、中频放大电路和中频滤波电路以及其本振信号功分电路和测试信号功分电路进行了设计和测试。在此基础上,还完成了下变频电路的结构布局和电磁兼容设计。频率源已成为雷达接收机系统的乃至整个雷达系统十分关键的技术。论文采用直接数字频率合成器(DDs)和锁相环(PLL)相结合的频率合成方案,完成了频率合成器,包括DDS、PLL以及其基于ARM的控制电路的设计和测试对接收机及其频率源的测试结果表明:系统工作状态正常,基本满足设计要求。21世纪进入高技术兵器时代,武器装备的自动化和智能化是其发展的主要趋势。智能化武器中最为突出的是精确制导和无人机,其精确的探测技术是由一个建立在一定体制上的测向系统完成,因而现代电子战对测向系统的准确性要求越来越高。在众多的测向体制中,比幅比桕测向具有系统设备少、易实现、通道的致性好及抗干扰性高等优点,被广泛使用于电子侦察设备。在这样一个测向系统中,雷达接收机是一个重要的组成部分。雷达(RADAR)词源于美国海军在1940年第二次世界大战中使用的一个保密代号,它是无线电探测和测距(Radio Detection and Ranging)的英文缩写,即用无线电方法发现目标并测定它们在空间的位置,因此雷达也称为“无线电定位”。随着雷达技术的发展,雷达的基本任务不仅仅是从探测目标中提取诸如目标距离,角坐标(方位角和俯仰角),而且还包括测量目标的速度,以及从目标回波中获取更多目标反射特性等方面的信息。
标签: 接收机
上传时间: 2022-03-29
上传用户:slq1234567890
matlab在振动信号处理中的应用 王济编.zip,含有matlab源码
上传时间: 2022-03-30
上传用户:
有源相控阵雷达技术在世界各国的国防与经济建设中发挥着重要的作用。为了全面展现有源相控阵雷达天线结构的研制,本书较详尽地阐述了有源相控阵雷达天线结构在总体技术、工业造型技术、热控技术、仿真与试验技术、有源模块结构技术、新材料与工艺技术等方面的研究,并介绍了许多国内外雷达领域的设计实例,本书的内容具有较强的实用性。
标签: 雷达
上传时间: 2022-04-07
上传用户:
LED音乐频谱制作教程 原理图文件 参考设计源码利用 51 单片机制作 LED 频谱显示的原理: 1、选择一款具有高速 ADC 采样的单片机,采集音频信号的电压幅度,比如 WQX 推荐是 STC12C5A60S2.该单片机具有 8 通道 10 位 ADC 采样封装模块。每秒钟可以采样 25 万次。满足 我们的设计需要。传统的单片机开发板自带的 ADC0804 采样速度不能满足。不推荐。 2、采样结果,通过 FFT 运算,得出各种频段的幅度值。分别保存在 15 个字节的数组变量 中。我们人耳能够听到的极限频率是 20Hz--20KHz 。但是 我们平时的音乐歌曲的频段大概是 100Hz---4KHz(极少部分乐器的频率能达到 6K 以上)。所以,我们的显示频率范围定为 100Hz---4KHz 。 3、利用 IO 口驱动 8*15=120 颗 LED 组成的矩阵灯点。显示 15 个频段的幅度值。并且,多 添加一行作为平面,让效果更美观
标签: stc12c5a60s2 led 音乐频谱
上传时间: 2022-04-11
上传用户:默默