在数据采集系统中,USB接口技术以其高传输速度,简便的连接,以及其高通用性和高稳定性,比PCI等其他采集更适合与计算机的通信。本文系统介绍了基于USB2.0接口的数据采集系统的开发过程,以及硬件设计、固件、驱动和应用程序的设计等。本系统可实现模拟信号的采样和多路开关量输入、输出。并可通过对USB接口芯片可编程控制接口的设计实现数据的高速连续采样和传输。
标签: 数据采集系统
上传时间: 2013-12-17
上传用户:wangyi39
在采样频率为1Hz,数据长度为1000点和信噪比为10dB的条件下,进行PPS信号的DPT迭代检测
上传时间: 2015-10-31
上传用户:caixiaoxu26
这片是写的数据信号处理可查那个设计的报告,报告包括卷积演示程序、演示采样定理、模拟滤波器设计演示—从模拟低通滤波器到模拟高通、带通、带阻的幅度 特性对比演示、切比雪夫I型低通滤波器、利用凯塞窗设计高通滤波器、使用双线性变换法设计巴特沃斯低通数字滤波器 这几个部分..........用matlab实现
上传时间: 2015-11-12
上传用户:1583060504
用89C52制作太阳电池数显充放电控制器原程序.说明:70H内存单元存放采样值,78H-7AH存放显示的BCD码数据;自然就依次为个位、十位和百位,模数转换器是ADC0809
上传时间: 2014-09-04
上传用户:zaizaibang
用于pcm1804调整I2S的数据,使I2S的音频同步并且在FIFO中不溢出。能够自动判断FIFO --中的状态,通过调整从FIFO中输出的数据的个数来使FIFO既不上溢也不下溢。 -- 为了达到更高的精度要求,可以通过加大采样时钟clk的频率。
上传时间: 2016-02-03
上传用户:xlcky
正弦信号数据发生器,程序采样256点,可实现循环输出和调频。
上传时间: 2016-05-18
上传用户:zukfu
用FPGA实现的ADC采样器,用VHDL编写,8个模拟信号通道地址,8位数据输出
上传时间: 2014-01-10
上传用户:星仔
EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。 UART 接收器 --- 串行数据帧和接收时钟是异步的,发送来的数据由逻辑1 变为逻辑0 可以视为一个数据帧的开始。接收器先要捕捉起始位,确定rxd 输入由1 到0,逻辑0 要8 个CLK16 时钟周期,才是正常的起始位,然后在每隔16 个CLK16 时钟周期采样接收数据,移位输入接收移位寄存器rsr,最后输出数据dout。还要输出一个数据接收标志信号标志数据接收完。 波特率发生器 --- UART 的接收和发送是按照相同的波特率进行收发的。波特率发生器产生的时钟频率不是波特率时钟频率,而是波特率时钟频率的16 倍,目的是为在接收时进行精确地采样,以提出异步的串行数据。 --- 根据给定的晶振时钟和要求的波特率算出波特率分频数。
上传时间: 2014-01-25
上传用户:xsnjzljj
道格拉斯数据压缩算法。 算法特征:1.在不扰乱拓扑关系的前提下,对采样点数据进行合理的抽稀 2.对矢量坐标数据进行重新进行编码,以减少所需要的存储空间 3.矢量数据的压缩往往是不可逆的,数据压缩后,数据量变小了,数据的精度降低了
上传时间: 2016-08-19
上传用户:lili123
详细介绍了(同步信号块处理)方法在静态软件接收机数据处理方面的应用。首先说明了的基本思想,然后具体介绍了捕获时根据相位差求精频的方法,以及在跟踪时使用理想相关方法进行码跟踪,使用相位差方法频率跟踪的详细过程,最后,在一个码周期内数字化码非整数的采样率下,提出了首尾相接的改进方法,成功实现了软件数据的跟踪。
上传时间: 2014-01-10
上传用户:lhc9102