Verilog HDL语言编写的5分频电路。采用两路时钟相逻辑作用产生。
标签: Verilog HDL 语言 编写
上传时间: 2015-07-18
上传用户:yulg
《vhdl硬件描述语言与数字逻辑电路设计》修订版 电子工程师的必备知识
标签: vhdl 硬件描述语言 数字逻辑 电路设计
上传时间: 2013-12-25
上传用户:Zxcvbnm
《vhdl数字逻辑电路设计》一本很好的、对新手很有参考价值的教程
标签: vhdl 数字逻辑 价值 教程
上传时间: 2015-08-17
上传用户:181992417
电路由CD4069六反相器和74LS30八输入一输出与非门,可控硅电路组成的六路断路,二路闭路多路报警器,
标签: 4069 电路 CD 30
上传时间: 2015-08-23
上传用户:CHINA526
基于Verilog-HDL的硬件电路的实现 9.2 具有LCD显示单元的可编程单脉冲发生器 9.2.1 LCD显示单元的工作原理 9.2.2 显示逻辑设计的思路与流程 9.2.3 LCD显示单元的硬件实现 9.2.4 可编程单脉冲数据的BCD码化 9.2.5 task的使用方法 9.2.6 for循环语句的使用方法 9.2.7 二进制数转换BCD码的硬件实现 9.2.8 可编程单脉冲发生器与显示单元的接口 9.2.9 具有LCD显示单元的可编程单脉冲发生器的硬件实现 9.2.10 编译指令-"文件包含"处理的使用方法
标签: Verilog-HDL LCD 9.2 显示单元
上传时间: 2014-06-23
上传用户:xc216
基于Verilog-HDL的硬件电路的实现 9.7 步进电机的控制 9.7.1 步进电机驱动的逻辑符号 9.7.2 步进电机驱动的时序图 9.7.3 步进电机驱动的逻辑框图 9.7.4 计数模块的设计与实现 9.7.5 译码模块的设计与实现 9.7.6 步进电机驱动的Verilog-HDL描述 9.7.7 编译指令-"宏替换`define"的使用方法 9.7.8 编译指令-"时间尺度`timescale"的使用方法 9.7.9 系统任务-"$finish"的使用方法 9.7.10 步进电机驱动的硬件实现
标签: Verilog-HDL 步进电机驱动 9.7 硬件电路
上传时间: 2014-01-23
上传用户:拔丝土豆
嵌入式系统外围接口电路的复杂可编程逻辑器件实现
标签: 嵌入式系统 外围接口电路 可编程逻辑器件
上传时间: 2015-09-25
上传用户:kr770906
数字电路第一章:与、或、非逻辑关系 复合逻辑关系 逻辑关系的描述
标签: 逻辑 数字电路
上传时间: 2015-09-29
上传用户:1079836864
此文件为数字逻辑电路课件,内容丰富,课件重点鲜明,PPT格式。
标签: 数字逻辑电路
上传时间: 2013-12-09
上传用户:aeiouetla
介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控制模块、计量模块和译码显示模块。该设计不仅仅实现了显示计程车计费的功能,其多功能表现在它可以通过选择键选择显示计程车累计走的总路程和乘客乘载的时间。计时、计程、计费准确可靠,应用于实际当中有较好的实用价值和较高的可行性
标签: FPGA ASIC 多功能 可编程逻辑器件
上传时间: 2015-10-24
上传用户:偷心的海盗