IIR数字滤波器巴特沃思设计方法,程序包括输入信号输出信号的时域频域分析图
标签: IIR 数字滤波器 设计方法
上传时间: 2013-12-30
上传用户:anng
iir数字滤波器契比雪夫设计方法,其中涉及到输入信号输出信号的频谱分析
标签: 数字滤波器 设计方法
上传时间: 2014-01-08
上传用户:Yukiseop
iir数字滤波器椭圆设计方法,其中涉及到输入信号输出信号的频谱分析
标签: 数字滤波器 椭圆 设计方法
上传时间: 2014-01-16
上传用户:x4587
iir数字滤波器直接i型的dsp实现,其中涉及到输入信号输出信号的频谱分析
标签: dsp 数字滤波器
上传时间: 2013-12-17
上传用户:hasan2015
qam仿真程序,主要包括输入信号的qam调制
标签: qam 仿真程序
上传时间: 2013-12-14
上传用户:远远ssad
LabView学习资料Word版,包含:入门介绍,程序结构,数组、簇和图形,图形显示,字符串和文件,数据采集,信号分析和处理,模拟输入信号连接,公式节点语法,显示一个数据信号的步骤等。
标签: LabView Word
上传时间: 2016-01-07
上传用户:
估算带宽,先是计算输入信号单边带功率谱密度,然后估算出信号所占的带宽
标签: 带宽
上传时间: 2013-12-26
上传用户:kytqcool
FIFO电路(first in,first out),内部藏有16bit×16word的Dual port RAM,依次读出已经写入的数据。因为不存在Address输入,所以请自行设计内藏的读写指针。由FIFO电路输出的EF信号(表示RAM内部的数据为空)和FF信号(表示RAM内部的数据为满)来表示RAM内部的状态,并且控制FIFO的输入信号WEN(写使能)和REN(读使能)。以及为了更好得控制FIFO电路,AEF(表示RAM内部的数据即将空)信号也同时输出。
标签: first FIFO in 电路
上传时间: 2016-02-06
上传用户:zhoujunzhen
verilog描述 23:59:59-00:00:00自减计时器 按set键,进入设置,依次是反向计时,小时,分钟,秒设置,然后有进入反向计时, 在方向计时状态,按timmer键,进入计时,在计时状态,按timmer可以暂停和计时切换, 暂停状态,按ADJ,直接清零,设置状态按timmer键或是60秒无外部输入信号,退出设置状态
标签: verilog set 59 00
上传用户:坏坏的华仔
自适应谱线增强问题,计算两个输入信号序列的自相关函数,选择合适的步长,以实现输出信号谱线的增强
标签: 谱线
上传时间: 2016-06-01
上传用户:lepoke