Verilog HDL语言设计的交通灯设计
Verilog HDL语言设计的交通灯设计...
Verilog HDL语言设计的交通灯设计...
采用VHDL语言设计一个4通道的数据采集控制模块。系统的功能描述如下: 1.系统主时钟为100 MHz。 2.数据为16位-数据线上连续2次00FF后数据传输开始。 3.系统内部总线宽度为8位。...
采用VHDL语言设计了一个打铃系统。该系统已经调试,可适当参考。...
用VHDL 语言设计交通灯控制系统, 并在MAX+PLUS II 系统对FPGA/ CPLD 芯片进行下载, 由于生成的是集成化的数字电 路, 没有传统设计中的接线问题, 所以故障率低、可靠性高, ...
1、采用ASP.NET语言设计开发。可生成静态页面,对搜索引擎更友好,速度更快.而且更安全。 2、集成第三方知名51.La统计工具,全面掌握访问动向,精确分析访客行为。 3、商店提供产品类...
I2C总线协议 基于VHDL语言设计 需要可直接下载...
使用计算机VB语言设计、开发配电网单、三相住宅小区配电模式的比较程序,并具备初步功能。...
用java语言设计的一个小系统, 主要是登录验证。比较基础,非常适合java初学者做示范或练习对比。...
一种实现计算机接口rs232与FPGA通信的基于VHDL语言设计的一段非常简洁的程序...
在 MAX+PLUS II开发环境下采用 VHDL语言 设计并实现了电表抄表器 讨论了系统的四个 组成模块的设计和 VHDL 的实现 每个模块采用 RTL 级描述 整体的生成采用图形输入法 通过波形...