无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操 作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将 导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可 分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上 述四种时钟类型的任意组合。
上传时间: 2014-01-13
上传用户:xz85592677
常用接口电路及其编程 1. LED数码显示器的连接与编程 在单片机系统中,通常用LED数码显示器来显示各种数字或符号。由于它具有显示清晰、亮度高、使用电压低、寿命长的特点,因此使用非常广泛。 1. 八段LED显示器 引入:还记得我们小时候玩的“火柴棒游戏”吗,几根火柴棒组合起来,可以拼成各种各样的图形,LED显示器实际上也是这么一个东西。
上传时间: 2015-04-28
上传用户:windwolf2000
广州致远电子的LA系列逻辑分析仪的详细使用指南。详细介绍了如何在CPLD/FPGA/单片机开发,嵌入式开发,数字电路开发等方面使用逻辑分析仪。是上述开发中一个非常有用的工具! 逻辑分析仪——纵观全局、掌控细节——细节决定成败!
上传时间: 2015-05-03
上传用户:yxgi5
交流电桥的电路结构中,由电阻、电抗元件或 它们的组合构成四臂,并用检流计、耳机或其它仪器作为检验电桥是否平衡的“示零器”.利用交流电桥的平衡条件进行测量,这就是它的基本原理.
上传时间: 2014-01-22
上传用户:66666
基于Verilog-HDL的硬件电路的实现 9.1 简单的可编程单脉冲发生器 9.1.1 由系统功能描述时序关系 9.1.2 流程图的设计 9.1.3 系统功能描述 9.1.4 逻辑框图 9.1.5 延时模块的详细描述及仿真 9.1.6 功能模块Verilog-HDL描述的模块化方法 9.1.7 输入检测模块的详细描述及仿真 9.1.8 计数模块的详细描述 9.1.9 可编程单脉冲发生器的系统仿真 9.1.10 可编程单脉冲发生器的硬件实现 9.1.11 关于电路设计中常用的几个有关名词
标签: Verilog-HDL 9.1 功能描述
上传时间: 2015-09-16
上传用户:chfanjiang
VHDL设计中电路简化问题的探讨,从描述方法、设计规则、逻辑函数分析了VHDL设计中容易引起电路复杂化的原因,并提出了相应的解决方法。
上传时间: 2014-10-12
上传用户:阳光少年2016
用verilog设计密勒解码器 一、题目: 设计一个密勒解码器电路 二、输入信号: 1. DIN:输入数据 2. CLK:频率为2MHz的方波,占空比为50% 3. RESET:复位信号,低有效 三、输入信号说明: 输入数据为串行改进密勒码,每个码元持续时间为8μs,即16个CLK时钟;数据流是由A、B、C三种信号组成; A:前8个时钟保持“1”,接着5个时钟变为“0”,最后3个时钟为“1”。 B:在整个码元持续时间内都没有出现“0”,即连续16个时钟保持“1”。 C:前5个时钟保持“0”,后面11个时钟保持“1”。 改进密勒码编码规则如下: 如果码元为逻辑“1”,用A信号表示。 如果码元为逻辑“0”,用B信号表示,但以下两种特例除外:如果出现两个以上连“0”,则从第二个“0”起用C信号表示;如果在“通信起始位”之后第一位就是“0”,则用C信号表示,以下类推; “通信起始位”,用C信号表示; “通信结束位”,用“0”及紧随其后的B信号表示。 “无数据”,用连续的B信号表示。
上传时间: 2013-12-02
上传用户:wang0123456789
利用超高速硬件描述语言(VHDL)在现场可编程逻辑门阵列(FPGA)上编程实现的纯数字式等精度频率计,不但具有较高的测量精度,而且其测量精度不会随着被测信号频率的降低而下降。为了实现对任意信号进行频率测量,在前端输入加整形电路即可。
上传时间: 2013-12-06
上传用户:it男一枚
用原理图输入法设计门电路 一、 实验目的 ◆通过一个简单的反向器的现实,初步了解CPLD开发的全过程。 ◆学会利用软件仿真和硬件实现对数字电路的逻辑功能进行验证和分析。 ◆能够通过CPLD开发实现具有反向器功能的数字电路。 二、实验软件主要功能的介绍...........
上传时间: 2014-11-29
上传用户:tfyt
功能见文档:综合地运用所学的 《数字逻辑》的基本知识,使用电脑EWB仿真技术,独立完整地设计一定功能的电子电路。
上传时间: 2015-11-10
上传用户:hongmo