介绍了基于VHDL开发的数字频率计 从方案到结果
标签: VHDL 数字频率计 方案
上传时间: 2014-01-26
上传用户:xmsmh
本频率计的设计以AT89C51单片机为核心,利用他内部的定时/计数器完成待测信号周期/频率的测量。
标签: 89C C51 AT 89
上传时间: 2017-09-06
上传用户:xyipie
基于FPGA数字频率计的实现,文中有所有的源代码,仅供参考。
标签: FPGA 数字频率计
上传时间: 2013-12-16
上传用户:xiaodu1124
基于vhdl 的数字频率计的设计源程序及工程文件,已在实验箱上实现
标签: vhdl 数字频率计 工程 源程序
上传时间: 2014-01-23
上传用户:moerwang
计数器、频率计、优先编码器、数码管扫描电路、数据选择器
标签: 计数器 编码器 数码管 扫描电路
上传时间: 2013-12-12
上传用户:hopy
基FPGA Cyclone II_EP2C5 EP2C8的频率计
标签: Cyclone EP2C8 II_EP FPGA
上传时间: 2014-12-05
上传用户:LouieWu
基于51单片机的频率计,可以测试1k到60khz的频率,并直接液晶显示
标签: 51单片机 频率计
上传时间: 2014-01-10
上传用户:youth25
基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
标签: FPGA CPLD VHDL EDA
上传时间: 2013-11-25
上传用户:ruan2570406
频率计设计6位数码管还是拉倒机是大撒但是的撒但是
标签: 频率计设 数码管
上传时间: 2017-09-18
上传用户:sdq_123
0023、基于51单片机的数字频率计设计论文资料
标签:
上传时间: 2014-04-09
上传用户:xuanchangri