用VHDL语言描述的工程实例频率计(在quartus 7.2中使用)
标签: quartus VHDL 7.2 语言
上传时间: 2013-12-14
上传用户:qw12
AT90S8535做的一个频率计 检测555的频率
标签: S8535 8535 555 90S
上传时间: 2017-05-04
上传用户:lepoke
使用单片机AT89S52所编写的高级频率计!
标签: 89S S52 AT 89
上传用户:我们的船长
数字频率计程序,网上下载后已改动过,能用
标签: 数字频率计 程序
上传时间: 2013-12-25
上传用户:wab1981
基于51单片机的频率计设计,附源程序和原理图,采用汇编语言编写,硬件使用开发板设计
标签: 51单片机 频率计设
上传时间: 2014-12-05
上传用户:731140412
EDA基于VHDL语言的数字频率计的设计及其仿真
标签: VHDL EDA 语言 数字频率计
上传时间: 2017-05-10
上传用户:CSUSheep
由单片机和CPLD共同构成7位数字频率计
标签: CPLD 单片机 数字频率计
上传时间: 2014-01-19
上传用户:ikemada
基于FPGA的自适应数字频率计,测量范围1Hz-99.9MHz
标签: FPGA 数字频率计
上传时间: 2013-12-23
上传用户:ztj182002
数字频率计是一种用来测试周期性变化信号工作频率的装置。其原理是在规定的单位时间(闸门时间)内,记录输入的脉冲的个数。我们可以通过改变记录脉冲的闸门时间来切换测频量程。本文利用EDA技术中的Max+plusⅡ作为开发工具,设计了基于FPGA的8位十进制频率计,并下载到在系统可编程实验板的EPF10K20TC144-4器件中测试实现了其功能。
标签: 数字频率计 周期 变化 信号
上传时间: 2013-12-31
上传用户:1079836864
基于单片机的数字频率计设计,定时器T0完成定时功能,T1采用计数功能
标签: 单片机 数字 频率计设
上传时间: 2017-05-29
上传用户:671145514